在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga soc

            基于S3C44B0X的嵌入式Socket通信設計

            • 隨著微電子技術的不斷創(chuàng)新和發(fā)展,嵌入式系統(tǒng)已經(jīng)廣泛滲透到科學研究、工程設計、國防軍事、自動化控制領域以及人們?nèi)粘I畹姆椒矫婷?。由嵌入式微控制器組成的系統(tǒng)其最明顯的優(yōu)勢就是可以嵌入到任何微型或小型儀器和設備中。 嵌入式系統(tǒng)是指將應用程序、操作系統(tǒng)與計算機硬件集成在一起的系統(tǒng)。它以應用為中心、以計算機技術為基礎,而且軟硬件可以裁剪,因而是能滿足應用系統(tǒng)對功能、可靠性、成本、體積和功耗的嚴格要求的專用計算機系統(tǒng)1。嵌入式系統(tǒng)與通信、網(wǎng)絡技術的結合可以極大地增強網(wǎng)絡的智能化與靈活性,拓展通信功能,從而
            • 關鍵字: SoC  ASIC  

            基于32位RISC處理器SoC平臺的Linux操作系統(tǒng)實現(xiàn)

            • 引言 智原科技的fie8100 soc平臺是一種低功耗、便攜式視頻相關應用開發(fā)soc平臺,也可用于基于fa526 cpu的soc設計驗證。 基于fa526的linux軟件開發(fā)套件,開發(fā)人員可將linux一2.4.19軟件環(huán)境在fie8100平臺上安裝實現(xiàn),并完成對平臺上所有ip的驅(qū)動程序安裝和對fa526的內(nèi)部調(diào)試。 fa526介紹 fa526是一顆有著廣泛用途的32位risc處理器。它包括一個同步cpu內(nèi)核(core)、獨立的指令/數(shù)據(jù)緩存(cache)、獨立的指令/數(shù)
            • 關鍵字: SoC  ASIC  

            PSoc的電容式非接觸感應按鍵設計

            • 電容式感應技術正在迅速成為面板操作和多媒體交互的全新應用技術,其耐用性和降低bom成本方面的優(yōu)勢,使這種技術在非接觸式操作界面上得到廣泛的應用。本文采用psoc片上系統(tǒng)芯片,實現(xiàn)了非接觸式、穩(wěn)定可靠的電容式感應按鍵的設計。 1 psoc片上系統(tǒng) psoc微處理器由處理器內(nèi)核、系統(tǒng)資源、數(shù)字系統(tǒng)和模擬系統(tǒng)組成。psoc片上系統(tǒng)包含8個數(shù)字模塊和12個模擬模塊。這些模塊都可進行配置,用戶通過對這些模塊進行配置,定義出用戶所需要的功能。數(shù)字模塊可配置成定時器、計數(shù)器、串行通信口(uarts)、crc
            • 關鍵字: SoC  ASIC  

            減小SoC系統(tǒng)測試功耗的方法

            • 引言 隨著現(xiàn)代半導體技術的發(fā)展,將整個系統(tǒng)集成在一個芯片上成為可能,即通常所說的片上系統(tǒng)集成soc(system-on-chip)。由于soc的結構特點,dft成為soc設計中的一項關鍵技術。由于任何一種測試方法的基本原理都是敏化和傳遞故障,因此不可避免地使電路內(nèi)部節(jié)點的翻轉情況變得更加密集,同時邏輯設計所采用的低功耗設計在測試模式下通常無法起作用,從而在測試模式下必然會產(chǎn)生出比正常工作狀態(tài)大得多的功率消耗。測試功耗問題將會極大影響產(chǎn)品成品率。因此降低測試功耗是所有測試方法在處理高性能電路系統(tǒng)
            • 關鍵字: SoC  ASIC  

            利用FPGA IP平臺實現(xiàn)基于8051微控制器的SoC

            • 產(chǎn)品更新?lián)Q代頻繁的今天,搶占市場先機與提供優(yōu)異性能同樣重要。而soc在提升產(chǎn)品競爭力方面功不可沒。fpga ip平臺提供了大大簡化于傳統(tǒng)方法的快速soc設計方案,使設計者能在更短的時間內(nèi)設計出功能更強大的soc 一直以來,從事消費電子、汽車電子等要求快速上市的產(chǎn)品的設計人員,都面臨著設計時間縮短的巨大壓力?,F(xiàn)在,這種對時間要求比較苛刻的項目設計已經(jīng)向其他領域轉移,包括嵌入式控制和工業(yè)設計。加速產(chǎn)品的上市時間越來越重要,產(chǎn)品銷售每推遲一周,對生產(chǎn)商就意味著很大的經(jīng)濟損失。舉個例子,如果某產(chǎn)品的平均
            • 關鍵字: SoC  ASIC  

            基于ARM的32位MCU提供SoC設計參考

            • 隨著制造工藝的迅猛發(fā)展,mcu在外設集成、性能、功耗及降低成本方面都有了長足的進展,幾乎能提供與soc相類似的性能,而且應用數(shù)量正日趨增長。特別是基于arm的32位mcu,為soc設計人員提供了快速低廉的設計參考。 系統(tǒng)級芯片(soc)技術可以看作是專用集成電路(asic)的一種新的設計模式,較之a(chǎn)sic,其設計周期短,能為設計人員消除設計特殊應用時遇到的障礙。soc的性能接近于成熟的asic,不過它仍需要掩膜,并不能節(jié)省asic所需的大部分設計成本。 隨著先進的制造工藝將更多外設集成于芯片
            • 關鍵字: SoC  ASIC  

            博通與東芝授權獲得ARM PrimeCell IP用于高性能SoC設計

            •   ARM宣布東芝公司(Toshiba Corporation)與博通公司(Broadcom Corporation)授權獲得了ARM®; PrimeCell®; 產(chǎn)品,用于高性能片上系統(tǒng)(SoC)設計。    通過簽訂有關ARM® PrimeCell® 產(chǎn)品的綜合授權協(xié)議,東芝將在AMBA Designer環(huán)境下通過圖形用戶接口加快開發(fā)可直接部署的基礎設施解決方案。博通授權獲得了ARM®
            • 關鍵字: ARM  IP  PrimeCell  SoC設計  博通  單片機  東芝授權  嵌入式系統(tǒng)  SoC  ASIC  

            用單片機實現(xiàn)SRAM工藝FPGA的加密應用

            • 在現(xiàn)代電子系統(tǒng)設計中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進行重配置,這就使得可以通過監(jiān)視配置的位數(shù)據(jù)流,進行克隆設計。因此,在關鍵、核心設備中,必須采用加密技術保護設計者的知識產(chǎn)權。 1 基于SRAM工藝FPGA的保密性問題   通常,采用SRAM工藝的FPGA芯片的的配置方法主要有三種:由計算機通過下載電纜配置、用專用配置芯片(如Altera公司的EPCX系列芯片)配置、采用存儲器
            • 關鍵字: FPGA  SRAM  單片機  加密  嵌入式系統(tǒng)  存儲器  

            賽靈思VIRTEX-5 成為全球首個通過所有v1.1標準測試的FPGA

            • 通過PCI EXPRESS兼容性測試 -  賽靈思VIRTEX-5 成為全球首個通過所有v1.1標準測試的FPGA 經(jīng)驗證的解決方案使用戶可快速采用業(yè)界速度最快的、內(nèi)建低功耗PCI Express 端點模塊和串行收發(fā)器的65nm FPGA     靈思公司( Xilinx, Inc. (NASDAQ: XLNX))宣布其Virtex™-5&nbs
            • 關鍵字: FPGA  v1.1標準測試  單片機  嵌入式系統(tǒng)  賽靈思VIRTEX-5  

            基于S3C44B0X的嵌入式Socket通信設計

            • 隨著微電子技術的不斷創(chuàng)新和發(fā)展,嵌入式系統(tǒng)已經(jīng)廣泛滲透到科學研究、工程設計、國防軍事、自動化控制領域以及人們?nèi)粘I畹姆椒矫婷?。由嵌入式微控制器組成的系統(tǒng)其最明顯的優(yōu)勢就是可以嵌入到任何微型或小型儀器和設備中。嵌入式系統(tǒng)是指將應用程序、操作系統(tǒng)與計算機硬件集成在一起的系統(tǒng)。它以應用為中心、以計算機技術為基礎,而且軟硬件可以裁剪,因而是能滿足應用系統(tǒng)對功能、可靠性、成本、體積和功耗的嚴格要求的專用計算機系統(tǒng)1。嵌入式系統(tǒng)與通信、網(wǎng)絡技術的結合可以極大地增強網(wǎng)絡的智能化與靈活性,拓展通信功能,從而實現(xiàn)各種
            • 關鍵字: S3C44B0X  Socket  單片機  嵌入式系統(tǒng)  通信  SoC  ASIC  

            多核SoC的嵌入式軟件開發(fā)

            • 與幾年前相比,生產(chǎn)嵌入式應用產(chǎn)品的OEM感受到了越來越大的市場壓力,產(chǎn)品的新功能和新特性、業(yè)界新標準、市場供求、用戶對低功耗甚至零功耗的不斷追求,以及產(chǎn)品成本等越來越多的因素都會對典型嵌入式設計產(chǎn)生影響,這使得目前市場上的各種應用產(chǎn)品,從純粹的消費電子(如蜂窩電話、MP3播放器、數(shù)碼相機)到基礎設備(基站、電話系統(tǒng)、WAN交換機等),都產(chǎn)生了變化,這些變化促使研發(fā)人員開發(fā)更加完善和復雜的軟件,并在高端產(chǎn)品上使用大量的FPGA。這些變化同時也將設計者推向了ASIC/SOC與非傳統(tǒng)硬件模型——多核設計。
            • 關鍵字: DSP  SoC  單片機  嵌入式系統(tǒng)  SoC  ASIC  

            賽靈思最新版ISE大幅縮短FPGA設計周期

            • 賽靈思公司(Xilinx, Inc.)推出業(yè)界應用最廣泛的集成軟件環(huán)境(ISE)設計套件的最新版本ISE 9.1i。新版本專門為滿足業(yè)界當前面臨的主要設計挑戰(zhàn)而優(yōu)化,這些挑戰(zhàn)包括時序收斂、設計人員生產(chǎn)力和設計功耗。除了運行速度提高2.5倍以外,ISE 9.1i還新采用了SmartCompile 技術,因而可在確保設計中未變更部分實施結果的同時,將硬件實現(xiàn)的速度再提高多達6倍。同時,ISE 9.1i 還優(yōu)化了其最新65nm Virtex-
            • 關鍵字: FPGA  ISE  單片機  嵌入式系統(tǒng)  賽靈思  

            以太網(wǎng)到多路E1適配電路設計及FPGA實現(xiàn)

            • 伴隨著Internet的迅速發(fā)展,IP已經(jīng)成為綜合業(yè)務通信的首選協(xié)議,其承載的信息量也在成倍增長,如何利用現(xiàn)有的電信資源組建寬帶IP網(wǎng)絡是近年來研究的熱點。目前,比較成熟的技術主要有IP over SDH(POS)和IP over ATM(POA)。POS將IP包直接裝入SDH的虛容器中,通道開銷少、實現(xiàn)簡單,具有自動保護切換功能;POA的復接過程比較復雜,可以通過高系統(tǒng)開銷提供較好的服務質(zhì)量保證(QOS)。從目前的市場看,各大通信設備商都推出了基于POS/POA的產(chǎn)品,但總體成本較高,主要面向的是一些高
            • 關鍵字: E1  FPGA  單片機  嵌入式系統(tǒng)  適配電路  通訊  網(wǎng)絡  無線  

            FPGA:來日方長顯身手--專訪Altera總裁兼CEO John Daane

            • Altera是一個團結緊密的團體,每一個成員都有共同的堅定的信念和為此信念奮斗不息的激情。我從John Daane身上也看到這一點。Daane是一位年輕的CEO,在加入Altera之前,他在LSI Logic公司工作了15年,負責ASIC技術的研發(fā)。這又是他們的一個共同特點,這些投身FPGA事業(yè)的人物,幾乎都曾是ASIC行業(yè)的專家。看來他們的確是一群志同道合的人,在若干年前看到FPGA行業(yè)發(fā)展的大好前景,所以聚到一起來了。     如果現(xiàn)在讓我歷
            • 關鍵字: FPGA  

            DVB-C解交織器的FPGA實現(xiàn)

            • 卷積交織和解交織原理簡介 在DVB-C系統(tǒng)當中,實際信道中的突發(fā)錯誤往往是由脈沖干擾、多徑衰落引起的,在統(tǒng)計上是相關的,所以一旦出現(xiàn)不能糾正的錯誤時,這種錯誤將連續(xù)存在。因此在DVB-C系統(tǒng)里,采用了卷積交織來解決這種問題。它以一定規(guī)律擾亂源符號數(shù)據(jù)的時間順序,使其相關性減弱,然后將其送入信道,解交織器按相反規(guī)律恢復出源符號數(shù)據(jù)。 DVB-C的卷積交織和解交織原理為:交織由I=12(I為交織深度)個分支構成。每個分支的延時逐漸遞增,遞增的單元數(shù)M=n/I=204/12=17(M為交織基數(shù))。這里的
            • 關鍵字: DVB-C  FPGA  單片機  嵌入式系統(tǒng)  
            共7933條 508/529 |‹ « 506 507 508 509 510 511 512 513 514 515 » ›|

            fpga soc介紹

            您好,目前還沒有人創(chuàng)建詞條fpga soc!
            歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473