在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> verilog-a

            PLD/FPGA硬件語言設(shè)計verilog HDL

            • PLD/FPGA硬件語言設(shè)計verilog HDL,HDL概述  隨著EDA技術(shù)的發(fā)展,使用硬件語言設(shè)計PLD/FPGA成為一種趨勢。目前最主要的硬件描述語言是VHDL和verilog HDL及System Verilog。 VHDL發(fā)展的較早,語法嚴(yán)格;而Verilog HDL是在C語言的基礎(chǔ)上發(fā)展起來的一種硬
            • 關(guān)鍵字: verilog  HDL  設(shè)計  語言  硬件  PLD/FPGA  

            Verilog HDL與VHDL及FPGA的比較分析

            • Verilog HDL與VHDL及FPGA的比較分析, Verilog HDL  優(yōu)點:類似C語言,上手容易,靈活。大小寫敏感。在寫激勵和建模方面有優(yōu)勢?! ∪秉c:很多錯誤在編譯的時候不能被發(fā)現(xiàn)?! HDL  優(yōu)點:語法嚴(yán)謹(jǐn),層次結(jié)構(gòu)清晰?! ∪秉c:熟悉時間長,不夠靈
            • 關(guān)鍵字: 比較  分析  FPGA  VHDL  HDL  Verilog  

            基于FPGA和硬件描述語言Verilog的液晶顯示控制器的設(shè)計

            • 基于FPGA和硬件描述語言Verilog的液晶顯示控制器的設(shè)計,本設(shè)計是一種基于FPGA(現(xiàn)場可編程門陣列)的液晶顯示控制器。與集成電路控制器相比,F(xiàn)PGA更加靈活,可以針對小同的液晶顯示模塊更改時序信號和顯示數(shù)據(jù)。FPGA的集成度、復(fù)雜度和面積優(yōu)勢使得其日益成為一種頗具吸引力
            • 關(guān)鍵字: 液晶顯示  控制器  設(shè)計  Verilog  語言  FPGA  硬件  描述  基于  

            藍(lán)牙HCI-UART主控制接口的FPGA設(shè)計與實現(xiàn)

            • 摘要:藍(lán)牙技術(shù)作為一種短距離的無線通信技術(shù),具有巨大的發(fā)展?jié)摿?本文意從HCI層進(jìn)行藍(lán)牙技術(shù)的應(yīng)用開發(fā)...
            • 關(guān)鍵字: 藍(lán)牙  HCI-UART  FPGA  Verilog  通信  

            FPGA控制DM9000A進(jìn)行以太網(wǎng)數(shù)據(jù)收發(fā)的Verilog實現(xiàn)

            • 本文為實現(xiàn)高速數(shù)據(jù)的實時遠(yuǎn)程傳輸處理,提出了采用FPGA直接控制DM9000A進(jìn)行以太網(wǎng)數(shù)據(jù)收發(fā)的設(shè)計思路,實現(xiàn)了一種低成本、低功耗和高速率的網(wǎng)絡(luò)傳輸功能,最高傳輸速率可達(dá)100Mbps。

              DM9000A簡介

            • 關(guān)鍵字: Verilog  9000A  FPGA  9000    

            基于Verilog HDL的UART模塊設(shè)計與仿真

            • 摘要:通用異步收發(fā)器UART常用于微機(jī)和外設(shè)之間的數(shù)據(jù)交換,針對UART的特點,提出了一種基于Ver4log HDL的UART設(shè)計方法。采用自頂向下的設(shè)計路線,結(jié)合狀態(tài)機(jī)的描述形式,使用硬件描述語言設(shè)計UART的頂層模塊及各個子
            • 關(guān)鍵字: Verilog  UART  HDL  模塊設(shè)計    

            好用的Verilog串口UART程序

            • 好用的Verilog串口UART程序,==========================================================================
              //-----------------------------------------------------
              // Design Name : uart
              // File Name : uart.v
              // Function : S
            • 關(guān)鍵字: 程序  UART  串口  Verilog  

            怎樣實現(xiàn)Verilog模擬PS2協(xié)議

            • 怎樣實現(xiàn)Verilog模擬PS2協(xié)議,PS2協(xié)議讀鍵盤值相當(dāng)簡單嘛,比模擬SPI、I2C簡單多了...下面介紹一下具體過程.1.明確接線關(guān)系,只需接4根線,VCC要+5V,3.3我測試過不能用,時鐘和數(shù)據(jù)線要用bidir雙向口線,F(xiàn)PGA可以不用外接上拉電阻。另外,USB鍵盤
            • 關(guān)鍵字: PS2  協(xié)議  模擬  Verilog  實現(xiàn)  怎樣  

            verilog PS2鍵盤解碼程序

            • 之前探討過PS/2鍵盤編解碼以及數(shù)據(jù)傳輸協(xié)議,這次自己動手實現(xiàn)了利用FPGA接收鍵盤編碼,然后通過串口傳輸?shù)絇C。做的比較簡單,只是通過FPGA把大寫字母A-Z轉(zhuǎn)換成相應(yīng)的ASCII碼,只要字母按鍵被按下,就能在串口調(diào)試助
            • 關(guān)鍵字: 程序  解碼  鍵盤  PS2  verilog  

            基于Verilog的順序狀態(tài)邏輯FSM的設(shè)計與仿真

            • 基于Verilog的順序狀態(tài)邏輯FSM的設(shè)計與仿真, 硬件描述語言Verilog為數(shù)字系統(tǒng)設(shè)計人員提供了一種在廣泛抽象層次上描述數(shù)字系統(tǒng)的方式,同時,為計算機(jī)輔助設(shè)計工具在工程設(shè)計中的應(yīng)用提供了方法。該語言支持早期的行為結(jié)構(gòu)設(shè)計的概念,以及其后層次化結(jié)構(gòu)設(shè)計的
            • 關(guān)鍵字: FSM  設(shè)計  仿真  邏輯  狀態(tài)  Verilog  順序  基于  

            H.264/AVC中量化的Verilog實現(xiàn)

            • 介紹了H.264的量化算法,并用Modelsim進(jìn)行了仿真,結(jié)果與理論完全一致。分析了在FPGA開發(fā)板上的資源的消耗。由此可知,完全可以用FPGA實現(xiàn)H.264的量化。
            • 關(guān)鍵字: Verilog  264  AVC    

            基于FPGA和DDS的信號源設(shè)計

            • 基于FPGA和DDS的信號源設(shè)計,1 引言
              直接數(shù)字頻率合成DDS(Direct Digital Synthesizer)是基于奈奎斯特抽樣定理理論和現(xiàn)代器件生產(chǎn)技術(shù)發(fā)展的一種新的頻率合成技術(shù)。與第二代基于鎖相環(huán)頻率合成技術(shù)相比,DDS具有頻率切換時間短、頻率分辨率
            • 關(guān)鍵字: 設(shè)計  信號源  DDS  FPGA  基于  FPGA,DDS,Verilog HDL  

            H.264/AVC中量化的Verilog方法介紹及實現(xiàn)

            • 0引言H.264作為新一代的視頻壓縮標(biāo)準(zhǔn),是由ITU-T的視頻編碼專家組和ISO/IEC的MPEG(運動圖像編碼...
            • 關(guān)鍵字: H.264  AVC  Verilog  可編程邏輯  

            ChipDesign ISE 11 設(shè)計工具視點

            •   作為一個負(fù)責(zé)FPGA 企業(yè)市場營銷團(tuán)隊工作的人,我不得不說,由于在工藝技術(shù)方面的顯著成就以及硅芯片設(shè)計領(lǐng)域的獨創(chuàng)性,F(xiàn)PGA 正不斷實現(xiàn)其支持片上系統(tǒng)設(shè)計的承諾。隨著每一代新產(chǎn)品的推出,F(xiàn)PGA 在系統(tǒng)中具有越來來越多的功能,可作為協(xié)處理器、DSP 引擎以及通信平臺等,在某些應(yīng)用領(lǐng)域甚至還可用作完整的片上系統(tǒng)。   因此,在摩爾定律的作用下,F(xiàn)PGA 產(chǎn)業(yè)的門數(shù)量不斷增加,性能與專門功能逐漸加強(qiáng),使得 FPGA 在電子系統(tǒng)領(lǐng)域能夠取代此前只有 ASIC 和 ASSP 才能發(fā)揮的作用。不過,說到底,F(xiàn)
            • 關(guān)鍵字: xilinx  FPGA  VHDL  Verilog  
            共184條 11/13 |‹ « 4 5 6 7 8 9 10 11 12 13 »
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473