fpga+dsp 文章 進入fpga+dsp技術社區(qū)
【從零開始走進FPGA】創(chuàng)造平臺——Quartus II 11.0 套件安裝指南
- 一、Altera Quartus II 11.0套件介紹 所謂巧婦難為無米之炊,再強的軟硬件功底,再多的思維創(chuàng)造力,沒有軟件的平臺,也只是徒勞。因此,一切創(chuàng)造的平臺——Quartus II 軟件安裝,由零開啟的世界,便從此開始。 自從Bingo 2009年開始接觸FPGA,Quartus II 版本的軟件從n年前的5.1版本到今天的最新發(fā)布的11.0,都使用過;當然對于軟件核心構架而言,萬變不離其宗。雖然多多少少有點bug,但這10多個版本發(fā)展到了現(xiàn)在,能看到Alt
- 關鍵字: FPGA Quartus II
基于MicroBlaze軟核的FPGA片上系統(tǒng)設計
- Xilinx公司的MicroBlaze 32位軟處理器核是支持CoreConnect總線的標準外設集合。MicroBlaze處理器運行在150MHz時鐘下,可提供125 D-MIPS的性能,非常適合設計針對網絡、電信、數據通信和消費市場的復雜嵌入式系統(tǒng)。 1 MicroBlaze的體系結構 MicroBlaze 是基于Xilinx公司FPGA的微處理器IP核,和其它外設IP核一起,可以完成可編程系統(tǒng)芯片(SOPC)的設計。MicroBlaze 處理器采用RISC架構和哈佛結構的32位指令和
- 關鍵字: MicroBlaze Xilinx FPGA
基于MicroBlaze嵌入式Web服務器設計
- 1 引言 由于Internet技術的滲透,嵌入式系統(tǒng)正變得越來越智能化并具有越來越多的網絡友好特性。Web技術的飛速發(fā)展,給嵌入式系統(tǒng)進入Internet提供絕佳的途徑。在現(xiàn)場儀表和企業(yè)設備層應用嵌入式技術是企業(yè)監(jiān)控系統(tǒng)的發(fā)展趨勢。與現(xiàn)場總線技術相比,嵌入式技術不僅為開發(fā)者提供了大量的工具和函數庫,而且減少了傳統(tǒng)的客戶端,減少了二次開發(fā)的工作量;而把嵌入式技術和Internet技術結合起來,使得整個工控網絡易于和Internet實現(xiàn)無縫連接;現(xiàn)在多數企業(yè)控制網絡是通過專用線路進行數據通信,其通信
- 關鍵字: MicroBlaze Xilinx FPGA
基于MicroBlaze軟核的液晶驅動程序設計
- 1 MicroBlaze的體系結構 MicroBlaze采用功能強大的32位流水線結構,包含32個32位通用寄存器和1個可選的32位移位器,時鐘頻率可達150 MHz;在Virrex一4 FPGA上運行速率高達120 DMIPS,僅占用Virtex—II Pro FPGA中的950個邏輯單元。MicroBlaze軟核的結構框圖如圖1所示。它具有以下基本特征: ①32個32位通用寄存器和2個專用寄存器(程序計數器和狀態(tài)標志寄存器)。 ?、?2位指令系統(tǒng),支持3個操作數和2種尋
- 關鍵字: MicroBlaze GPIO FPGA
Microblaze在RFID閱讀器的軟硬件設計中的應用
- 引 言 RFID 技術是從 20 世紀 80 年代走向成熟的一項自動識別技術,近年來發(fā)展十分迅速。 目前,在全世界,基于 RFID 技術的電子標簽,使用已經 非常廣泛了,這主要取決于它的特性,RFID 標簽可以使用在幾乎所有的物理對象上。RFID 技術在 工業(yè)自動化,物體跟蹤,交通運輸控制管理,防偽校園卡,電子錢包,行李標簽,收費系統(tǒng),醫(yī)用裝 置,電子物品的監(jiān)控和軍事用途等方面已經得到了廣泛的應用。例如第二代居民身份證,使用基于 ISO/IEC4443-B 標準的 13.56 MHz 電子標簽,
- 關鍵字: Microblaze RFID閱讀器 FPGA FIFO
基于SOPC的通用型JTAG調試器的設計
- SOPC技術的發(fā)展,給仿真器指出了新的發(fā)展方向。所謂SOPC技術,就是指用可編程技術將整個系統(tǒng)放在一塊硅片上。在傳統(tǒng)設計中電路級相互獨立的各個系統(tǒng)被集成到一塊FPGA芯片中。 SOPC的可重用性是一種先進的設計思想。為了降低用戶的負擔,避免重復勞動,將一些在數字電路中常用但比較復雜的功能模塊,比如SDRAM控制器等,設計成可修改參數的模塊,用戶在設計系統(tǒng)時可以直接調用這些模塊。這些特定的功能模塊被稱為IPcore(知識產權核)。由于IPcore通常是很成熟的,因此降低了開發(fā)風險。 本文利用
- 關鍵字: SOPC JTAG FPGA
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473