在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga+dsp

            如何在FPGA中實現(xiàn)狀態(tài)機(jī)

            •   FPGA常常用于執(zhí)行基于序列和控制的行動,比如實現(xiàn)一個簡單的通信協(xié)議。對于設(shè)計人員來說,滿足這些行動和序列要求的最佳方法則是使用狀態(tài)機(jī)。狀 態(tài)機(jī)是在數(shù)量有限的狀態(tài)之間進(jìn)行轉(zhuǎn)換的邏輯結(jié)構(gòu)。一個狀態(tài)機(jī)在某個特定的時間點只處于一種狀態(tài)。但在一系列觸發(fā)器的觸發(fā)下,將在不同狀態(tài)間進(jìn)行轉(zhuǎn)換。   理論上講,狀態(tài)機(jī)可以分為Moore狀態(tài)機(jī)和Mealy狀態(tài)機(jī)兩大類。它們之間的差異僅在于如何生成狀態(tài)機(jī)的輸出。Moore狀態(tài)機(jī)的輸出僅為當(dāng)前 狀態(tài)的函數(shù)。典型的例子就是計數(shù)器。而Mealy狀態(tài)機(jī)的輸出是當(dāng)前狀態(tài)和輸入的函
            • 關(guān)鍵字: FPGA  狀態(tài)機(jī)  

            基于DSP的諧波控制器的系統(tǒng)研制

            •   0 引言   隨著電力系統(tǒng)的不斷發(fā)展和用電負(fù)荷的不斷增長,電力系統(tǒng)中的電能質(zhì)量問題越來越突出,一方面,大量敏感性負(fù)荷對電能質(zhì)量的要求越來越高,而另一方面,越來越多的非線性負(fù)荷不斷接入電網(wǎng),使電力系統(tǒng)總體的電能質(zhì)量狀況不斷惡化。   諧波是電能質(zhì)量中很重要的一個方面,諧波的存在對電力系統(tǒng)產(chǎn)生的危害有以下幾個方面:   1)可能使電力系統(tǒng)繼電保護(hù)裝置和自動裝置產(chǎn)生誤動或拒動;   2)使各種電氣設(shè)備產(chǎn)生附加損耗和發(fā)熱,使電機(jī)產(chǎn)生機(jī)械振動及噪聲;   3)諧波電流在電網(wǎng)中流動增加損耗,影響電網(wǎng)及各
            • 關(guān)鍵字: DSP  諧波控制器  FFT  

            基于FPGA的電力諧波檢測設(shè)計

            •   基于FFT算法的電力系統(tǒng)諧波檢測裝置,大多采用DSP芯片設(shè)計。DSP芯片是采用哈佛結(jié)構(gòu)設(shè)計的一種CPU,運算能力很強,速度很快;但是其順序 執(zhí)行的模式限制了其進(jìn)行FFT運算的速度。而現(xiàn)場可編程邏輯門陣列(Field Programmable Gate Array, FPGA)在近年來獲得了突飛猛進(jìn)的發(fā)展,目前已成為實現(xiàn)數(shù)字系統(tǒng)的主流平臺之一。與DSP相比,F(xiàn)PGA最大的優(yōu)勢就是可以進(jìn)行并行計算。在進(jìn)行FFT 這類并行運算為主的算法時,采用FPGA的優(yōu)勢不言而喻。用FPGA實現(xiàn)FFT算法進(jìn)行諧波檢測成為
            • 關(guān)鍵字: Xilinx  FPGA  DSP  

            基于CPLD的LED點陣顯示控制器

            •   現(xiàn)場可編程器件(FPGA和CPLD)等ISP器件無須編程器,利用器件廠商提供的編程套件,采用自頂而下的模塊化設(shè)計方法,使用原理圖或硬件描述語言(VHDL)等方法來描述電路邏輯關(guān)系,可直接對安裝在目標(biāo)板上的器件編程。它易學(xué)、易用、簡化了系統(tǒng)設(shè)計,減小了系統(tǒng)規(guī)模,縮短設(shè)計周期,降低了生產(chǎn)設(shè)計成本,從而給電子產(chǎn)品的設(shè)計和生產(chǎn)帶來了革命性的變化。   1、系統(tǒng)結(jié)構(gòu)及工作原理   LED點陣顯示控制的傳統(tǒng)方式是采用單片機(jī)或系統(tǒng)機(jī)作為CPU來實現(xiàn),當(dāng)系統(tǒng)顯示的信息比較多時,由于單片機(jī)的輸入/輸出端口(I/O)
            • 關(guān)鍵字: CPLD  LED  FPGA  

            基于FPGA的LED點陣顯示字符設(shè)計

            •   隨著社會的發(fā)展和信息時代對各類信息快速發(fā)布的需要, 許多政府部門和企事業(yè)單位從提高自身形象和信息規(guī)范化管理考慮, 廣泛采用LED 電子顯示屏顯示產(chǎn)品, 此類多媒體顯示系統(tǒng)通過一定的控制方式,用于顯示文字、圖形、圖像、動畫、股市行情等各種信息以及電視、錄像、DVD 等信號, 是交通指揮引導(dǎo)、部隊作戰(zhàn)、電力部門、公共場所進(jìn)行企業(yè)形象宣傳、信息發(fā)布和精神文明建設(shè)的有效工具和良好窗口。   采用現(xiàn)場可編程邏輯器件( FPGA) 作為控制器, 選擇合適的器件, 利用器件豐富的I/O 口、內(nèi)部邏輯和連線資源,
            • 關(guān)鍵字: FPGA  LED  ALTERA  

            基于FPGA的LCD顯示遠(yuǎn)程更新的設(shè)計方案及原理圖

            •   一 設(shè)計概述   1.1目標(biāo)領(lǐng)域和主要應(yīng)用   如今,交通在現(xiàn)代人的生活中所占比重越來越重要。如何安全,高效的利用道路資源是每個人都要面對的問題?,F(xiàn)有車載GPS導(dǎo)航只能查看到道路走向信息,卻不能查看到道路上的各種突發(fā)情況,比如交通事故、堵車現(xiàn)象、交通臨時管制、禁止部分車輛通行、臨時禁止左右轉(zhuǎn)、道路維修、道路更改的情況。這時如果有能夠?qū)崟r更新并對外發(fā)布和顯示交通信息、道路狀況信息和設(shè)施狀況等,能起到減少堵塞程度,提高道路通行能力的作用。也間接提高了交通運輸,人們出行的效率。   該項目是基于FPG
            • 關(guān)鍵字: FPGA  LCD  GPS  

            一種基于DSP芯片與CAN總線的電源監(jiān)控系統(tǒng)設(shè)計

            •   電源技術(shù)發(fā)展的方向之一是運用電源模塊并聯(lián)技術(shù)實現(xiàn)功率合成,組成積木式、智能化的分布式大功率電源系統(tǒng)。為使并聯(lián)的各個模塊協(xié)調(diào)工作,對分布式電源系統(tǒng)進(jìn)行可靠的監(jiān)控是電源技術(shù)發(fā)展的熱點之一。   目前對分布式電源監(jiān)控普遍采用的做法存在的問題主要在數(shù)字化程度不高,速度不夠快,精度和可靠性不夠高等問題,然而在工業(yè)控制中電源控制顯的十分的重要。   1電源監(jiān)控系統(tǒng)總體設(shè)計   傳統(tǒng)電源系統(tǒng)并聯(lián)系統(tǒng)多是采用模擬的方法實現(xiàn)模塊間的電流均流的,但存在著一些共同的不足:必須有均流控制母線,需要增加專門的均流控制器。
            • 關(guān)鍵字: DSP  CAN  

            討論DSP系統(tǒng)中延遲電池壽命關(guān)鍵--DC/DC穩(wěn)壓器

            •   引言   長期以來,MP3播放器、個人媒體播放器、數(shù)碼相機(jī)以及其他便攜式消費類應(yīng)用的設(shè)計人員面臨的一項挑戰(zhàn)是實現(xiàn)產(chǎn)品的高性能和低功耗。這些電池供電系統(tǒng)通常都使用嵌入式數(shù)字信號處理器(DSP),當(dāng)系統(tǒng)處理多媒體應(yīng)用任務(wù)時,DSP能達(dá)到最大處理能力,而當(dāng)系統(tǒng)處于睡眠模式時,DSP具有最小的功耗。電池壽命在手持式產(chǎn)品中是非常重要的指標(biāo),產(chǎn)品成功與否與供電系統(tǒng)的效率直接相關(guān)。   此類系統(tǒng)中的一個關(guān)鍵部件是降壓式DC-DC開關(guān)穩(wěn)壓器,它能夠高效地從較高電壓獲得較低的供電電壓,如從4.5 V獲得1V的供電電
            • 關(guān)鍵字: DSP  DC/DC  穩(wěn)壓器  

            系統(tǒng)解讀無線通信之SDR和CR

            •   軟件定義無線電(SDR)過去是比較少有的舶來品。不過現(xiàn)在,大多數(shù)現(xiàn)代無線電都采用軟件定義無線電的架構(gòu)和技術(shù)。隨著每年IC和其他技術(shù)的不斷進(jìn)步,SDR的性能和應(yīng)用范圍都在與日俱增。事實上,認(rèn)知無線電(CR)等新興技術(shù)的出現(xiàn),為SDR在無線通信領(lǐng)域大顯身手創(chuàng)造了條件。   什么是軟件定義無線電   軟件定義無線電使用軟件來執(zhí)行接收器和發(fā)射器中的部分信號處理任務(wù)。例如,采用隨處可見的超外差架構(gòu)的傳統(tǒng)接收器通過基本電路(圖1a)執(zhí)行所有的信號處理任務(wù)。這種超外差架構(gòu)將輸入信號通過降頻轉(zhuǎn)換成中頻(IF)信號
            • 關(guān)鍵字: DSP  SDR  CR  

            DSP編程技巧之29---答疑解惑哪家強之(4)

            •   答疑解惑哪家強?當(dāng)屬我們EEPW最強。。。接下來繼續(xù)我們的答疑解惑。   22. 除了使用編譯器的優(yōu)化選項之外,還可以使用什么方法提高程序的性能?   編譯器的優(yōu)化選項,只能在代碼滿足眾多選項的要求時,才能得到較好的優(yōu)化效果。在我們編程的時候,首先要做到心里有數(shù),盡可能使用一些高效的編程方式,例如使用右移操作代替除以2的倍數(shù)的操作,可以大幅度地減少代碼運行時間等。這些技巧很多是與C/C++的熟練使用所相關(guān)的。此外,根據(jù)器件的特點,例如是否包含F(xiàn)PU、CLA等,把特定的代碼放在不同的區(qū)域執(zhí)行,也能起
            • 關(guān)鍵字: DSP  C/C++  Flash  

            基于DSP的聲控系統(tǒng)設(shè)計與實現(xiàn)

            •   機(jī)器人聲控系統(tǒng)的研究一直是機(jī)器人研究的主要內(nèi)容之一。傳統(tǒng)的聲音控制系統(tǒng)一般采用PC 機(jī)作為核心平臺對機(jī)器人進(jìn)行控制,雖然其具有處理能力強大、語音庫完備、系統(tǒng)更新能力強等優(yōu)點,但是PC 機(jī)體積大,功耗大,成本高,不適合于中、小型機(jī)器人使用。本文以SPCE061A 為核心,設(shè)計了一套機(jī)器人聲控系統(tǒng),和傳統(tǒng)的PC 機(jī)聲控系統(tǒng)相比較,具有成本低、體積小、耗能低和使用靈活方便等特點。   本系統(tǒng)采用的機(jī)器人平臺是北京博創(chuàng)興盛機(jī)器人技術(shù)有限公司提供的 Voyager II 型地面移動機(jī)器人,該機(jī)器人采用了模塊化
            • 關(guān)鍵字: DSP  SPCE061A   語音識別系統(tǒng)  

            基于fpga二維小波變換核的實時可重構(gòu)電路

            •   項目背景及可行性分析   2.1 項目名稱及摘要:   基于fpga二維小波變換核的實時可重構(gòu)電路   現(xiàn)場可編程門陣列為可進(jìn)化設(shè)計提供了一個理想的模板。FPGAs 提供了一個硬件環(huán)境 ,這個環(huán)境 可將邏輯物理實現(xiàn)和 布線資源 按照為了特定功能所配置的比特流而重新組織構(gòu)建起來。 RTR設(shè)計工具 繞過傳統(tǒng)的fpga綜合以及比特流生成過程 使可進(jìn)化設(shè)計成為可能. JBits工具套裝 就為在Xilinx 的Virtex系列和4000系列設(shè)備上進(jìn)行RTR設(shè)計提供了一個設(shè)計環(huán)境。   這個項目旨在利用J
            • 關(guān)鍵字: fpga  小波變換  IP核  

            FPGA研發(fā)之道(25)-管腳

            •   管腳是FPGA重要的資源之一,F(xiàn)PGA的管腳分別包括,電源管腳,普通I/O,配置管腳,時鐘專用輸入管腳GCLK等。   (1)電源管腳:   通常來說: FPGA內(nèi)部的電壓包括內(nèi)核電壓和I/O電壓。   1.內(nèi)核電壓:即FPGA內(nèi)部邏輯的供電。通常會較I/O電壓較低,隨著FPGA的工藝的進(jìn)度,F(xiàn)PGA的內(nèi)核電壓逐漸下降,這也是降低功耗的大勢所趨。   2.I/O電壓 (Bank的參考電壓)。每個BANK都會有獨立的I/O電壓輸入。也就是每個BANK的參考電壓設(shè)定后,本BANK上所有I/O的電平
            • 關(guān)鍵字: FPGA  GCLK  

            FPGA研發(fā)之道(24)-控制(下)

            •   首先依次回答上篇提出的幾個問題:   第一個問題:如何避免狀態(tài)機(jī)產(chǎn)生lacth 示例如下,通過在always(*)語句塊中,添加默認(rèn)賦值,ns_state = cs_state;   always@(*)   ns_state = cs_state;   case(cs_state)   idle :   if(start)   ns_state = op1_state;   op0_state :   if(op0_over)   ns_state = op1_state;  
            • 關(guān)鍵字: FPGA  狀態(tài)機(jī)  

            2014年德州儀器全國大學(xué)教育者年會在上海召開

            •   2014年德州儀器(TI)全國大學(xué)教育者年會于11月28日至29日在上海召開。來自 TI 的中國大學(xué)計劃總監(jiān)沈潔女士以及 TI 模擬和嵌入式技術(shù)領(lǐng)域的專家們與來自國內(nèi)50余所高校的120名電子工程學(xué)科教師們就如何促進(jìn)高性能模擬技術(shù)和嵌入式技術(shù)的教學(xué)改革和創(chuàng)新人才培養(yǎng)進(jìn)行交流和分享,并就就未來電子工程教育和研究方向、高等教育與產(chǎn)業(yè)如何結(jié)合、以及當(dāng)前電子產(chǎn)業(yè)熱點,如本土 IC 產(chǎn)業(yè)發(fā)展,及物聯(lián)網(wǎng)等話題展開了分享和探討。   TI 全國大學(xué)教育者年會是一個教育者針對模擬及嵌入式技術(shù)教育方面進(jìn)行技術(shù)交流和分
            • 關(guān)鍵字: 德州儀器  DSP  MCU  
            共9877條 164/659 |‹ « 162 163 164 165 166 167 168 169 170 171 » ›|

            fpga+dsp介紹

            您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
            歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473