在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁(yè) >> 主題列表 >> dsp+fpga

            基于邏輯分析內(nèi)核的FPGA電路內(nèi)調(diào)試

            汽車(chē)電子MCU技術(shù)原理與需求分析

            •   汽車(chē)作為一部大型的機(jī)電一體化設(shè)備,汽車(chē)電子在汽車(chē)整體成本中的比例越來(lái)越大。目前歐美發(fā)達(dá)國(guó)家汽車(chē)電子的平均成本達(dá)350美元以上,其涵蓋了從車(chē)身控制、動(dòng)力傳動(dòng)、車(chē)身安全,到車(chē)內(nèi)娛樂(lè)的各個(gè)方面。   微控制器(MCU)作為汽車(chē)電子系統(tǒng)內(nèi)部運(yùn)算和處理的核心,也遍布懸掛、氣囊、門(mén)控和音響等幾十種次系統(tǒng)(Sub-System)中。由于汽車(chē)作為高速交通工具承載了對(duì)用戶生命安全的保障,同時(shí)汽車(chē)經(jīng)常工作在十分惡劣的環(huán)境中,其對(duì)內(nèi)部電子設(shè)備的可靠性要求要遠(yuǎn)高于一般性電子產(chǎn)品。因此汽車(chē)電子所用的MCU與一般性產(chǎn)品的結(jié)構(gòu)差
            • 關(guān)鍵字: 汽車(chē)電子  MCU  CAN  LIN  系統(tǒng)總線  嵌入式  閃存  DSP  

            利用FPGA實(shí)現(xiàn)視頻與影像處理應(yīng)用設(shè)計(jì)

            • 許多令人心動(dòng)的技術(shù)創(chuàng)新(如HDTV和數(shù)字影院)都是和視頻與影像處理技術(shù)以及這種技術(shù)的快速發(fā)展分不開(kāi)的。影像捕獲和顯示分辨率的跳躍式發(fā)展、先進(jìn)的壓縮技術(shù)和視頻智能正是這種技術(shù)創(chuàng)新背后源源不斷的驅(qū)動(dòng)力。特別是分辨率在過(guò)去幾年里有了顯著的提高。
            • 關(guān)鍵字: FPGA  視頻  影像處理  應(yīng)用設(shè)計(jì)    

            基于FPGA和DSP的音頻采集卡的實(shí)現(xiàn)

            • 本文介紹了一種基于FPGA和DSP的多通道音頻采集卡的設(shè)計(jì)和實(shí)現(xiàn)方案,該卡能夠工作在多種采樣率下并可以使用DSP中不同的音頻算法用于滿足不同場(chǎng)合,并通過(guò)PC104接口將處理后的數(shù)據(jù)上傳至主機(jī)。
            • 關(guān)鍵字: 采集卡  實(shí)現(xiàn)  音頻  DSP  FPGA  基于  

            FPGA挑戰(zhàn)特殊應(yīng)用,將吞食更多市場(chǎng)

            •         根據(jù)牧本定律(Makimoto’s Wave),從2007年開(kāi)始的10年,進(jìn)入了在可編程性基礎(chǔ)上的客戶定制產(chǎn)品流行時(shí)代。專做標(biāo)準(zhǔn)產(chǎn)品的FPGA也在悄然分化,更加面向特定的應(yīng)用。                    
            • 關(guān)鍵字: FPGA  ASIC  USB  SPI  Xilinx  Altera    

            利用多目標(biāo)建模技術(shù)降低ECU軟件成本

            •   多目標(biāo)建模是一種電子控制單元(ECU)開(kāi)發(fā)技術(shù),它采用了基于模型的設(shè)計(jì)方法和自動(dòng)嵌入式代碼生成技術(shù)。利用多目標(biāo)建模技術(shù)可以為各種嵌入式DSP、微處理器和微控制器建立算術(shù)模型,并實(shí)現(xiàn)代碼的自動(dòng)生成。軟件開(kāi)發(fā)人員也因此可以節(jié)省許多時(shí)間和精力,因?yàn)樗麄儾辉傩枰獮槊總€(gè)嵌入式目標(biāo)器件編寫(xiě)、測(cè)試和重編代碼。    在這方面,Visteon公司正在使用多目標(biāo)建模技術(shù)開(kāi)發(fā)動(dòng)力控制系統(tǒng)。他們的方法以數(shù)據(jù)字典的創(chuàng)建為基礎(chǔ),而數(shù)據(jù)字典用來(lái)控制模型仿真和嵌入式代碼生成時(shí)使用的數(shù)據(jù)類(lèi)型。利用這種方法可以仿真設(shè)計(jì)思路
            • 關(guān)鍵字: ECU  多目標(biāo)建模  嵌入式  DSP  微處理器  微控制器    

            基于Nios II的多生理參數(shù)處理系統(tǒng)的設(shè)計(jì)

            •   隨著醫(yī)療儀器設(shè)備向智能化、微型化、系列化、數(shù)字化和多功能方向的發(fā)展,醫(yī)療設(shè)備中邏輯控制器件也由采用中、小規(guī)模的集成芯片發(fā)展到應(yīng)用現(xiàn)場(chǎng)可編程門(mén)陣列FPGA(Field Programmable Gate Array)。使用FPGA器件可以大大縮短醫(yī)療設(shè)備的研制周期,減少開(kāi)發(fā)成本,同時(shí)還可以很方便地對(duì)設(shè)計(jì)進(jìn)行在線修改,因此FPGA在醫(yī)療設(shè)備中有很廣泛的應(yīng)用[1]。   本文主要搭建一個(gè)多生理參數(shù)測(cè)量系統(tǒng)的數(shù)據(jù)處理平臺(tái),在FPGA中嵌入一個(gè)32位Nios II軟核處理器,用于控制數(shù)據(jù)的傳輸、存儲(chǔ)及顯示。主
            • 關(guān)鍵字: Nios  多生理參數(shù)處理  FPGA  傳感器  VGA  IP核  SoPC  

            基于DSP的下一代車(chē)載娛樂(lè)系統(tǒng)

            •   車(chē)載娛樂(lè)系統(tǒng)的技術(shù)發(fā)展趨勢(shì)正在變得日益復(fù)雜,通過(guò)銅纜發(fā)送音頻數(shù)據(jù)的簡(jiǎn)單音頻系統(tǒng)已經(jīng)成為過(guò)去。為了滿足多通道音頻處理和分布式視頻的要求,復(fù)雜的網(wǎng)絡(luò)處理變得越來(lái)越流行。特別是與數(shù)字傳輸內(nèi)容保護(hù)(DTCP)加密和解密方法相關(guān)的面向媒體的系統(tǒng)傳輸(MOST)光網(wǎng)絡(luò)正在被許多高擋和中檔汽車(chē)采用,這種趨勢(shì)以及車(chē)載音頻系統(tǒng)通常必須以變化的采樣頻率適應(yīng)多種輸入源(調(diào)幅和調(diào)頻、CD、DVD、蜂窩電話和導(dǎo)航系統(tǒng)輸入)這個(gè)事實(shí)給數(shù)字信號(hào)處理器(DSP)供應(yīng)商增加了壓力,要求他們提供增強(qiáng)性能和更高集成度的處理器。   基于
            • 關(guān)鍵字: DSP  車(chē)載娛樂(lè)  MOST  音頻  Visual Audio  

            Xilinx推出全球性能最高的可配置DSP解決方案

            •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司( Xilinx, Inc. (NASDAQ: XLNX) )今天宣布其屢獲殊榮的65nm Virtex-5 SXT FPGA平臺(tái)新增針對(duì)高性能數(shù)字信號(hào)處理(DSP)而優(yōu)化的Virtex™-5 SXT240T器件。該器件高達(dá)528GMACs的乘法累加性能和超過(guò)190 GFLOPS的單精度浮點(diǎn)DSP性能,為廣播視頻、醫(yī)療成像、無(wú)線通信、國(guó)防和高性能計(jì)算等應(yīng)用的開(kāi)發(fā)人員提供了全球性能最高的可配置DSP解決方案。   “支持高分辨率(HD)視
            • 關(guān)鍵字: Xilinx  DSP  賽靈思  廣播視頻  醫(yī)療成像  無(wú)線通信  國(guó)防  高性能計(jì)算  IP內(nèi)核  

            FPGA開(kāi)始進(jìn)入40納米時(shí)代

            • 隨著對(duì)互聯(lián)網(wǎng)傳輸視頻、高速無(wú)線數(shù)據(jù)和數(shù)字電視等服務(wù)需求的不斷增長(zhǎng),設(shè)計(jì)人員需要能夠提供更高的數(shù)據(jù)速率、更高的接口帶寬和數(shù)據(jù)處理能力更強(qiáng)的解決方案,而且其功效要好。為解決這些設(shè)計(jì)挑戰(zhàn),Altera借助在收發(fā)器、存儲(chǔ)器接口、低功耗技術(shù)和FPGA內(nèi)核體系結(jié)構(gòu)上的創(chuàng)新,實(shí)現(xiàn)40-nm器件的新功能。
            • 關(guān)鍵字: fpga  altera  40納米  stratix  hardcopy  

            SVPWM信號(hào)發(fā)生器的VHDL實(shí)現(xiàn)

            •   近年來(lái),DSP在SVPWM(空間矢量脈寬調(diào)制)控制領(lǐng)域得到了廣泛應(yīng)用。   但是使用DSP單核心的控制方法仍然存在一些缺陷:基于軟件的:DSP在實(shí)現(xiàn)SVPWM觸發(fā)信號(hào)時(shí)需要較長(zhǎng)的時(shí)鐘周期;微處理器中不確定的中斷響應(yīng)會(huì)導(dǎo)致PWM脈沖的相位抖動(dòng)。針對(duì)以上問(wèn)題,本文提出了一種利用FPGA實(shí)現(xiàn)的SVPWM信號(hào)發(fā)生器,系統(tǒng)結(jié)構(gòu)如圖1所示。作為DSP的外圍接口電路,該信號(hào)發(fā)生器能夠屏蔽DSP內(nèi)部錯(cuò)誤中斷對(duì)輸入時(shí)間信號(hào)的影響,保證輸出完整的SVPWM觸發(fā)信號(hào)波形,其三相并行處理結(jié)構(gòu)還能夠有效提升系統(tǒng)的動(dòng)態(tài)響應(yīng)速度
            • 關(guān)鍵字: DSP  SVPWM  VHDL  信號(hào)發(fā)生器  

            Altera Quartus II軟件8.0開(kāi)創(chuàng)高端FPGA的性能和效能最高水平

            •   2008年5月20號(hào),北京——Altera公司(NASDAQ: ALTR)今天發(fā)布Quartus® II軟件8.0,支持公司的40-nm Stratix® IV FPGA和HardCopy® ASIC,延續(xù)了公司在設(shè)計(jì)軟件性能和效能上的領(lǐng)先優(yōu)勢(shì)。和最相近的競(jìng)爭(zhēng)軟件相比,這一版本的Quartus II軟件在高端FPGA上平均快出兩個(gè)速率等級(jí),編譯時(shí)間縮短了3倍。8.0版增加了新的效能特性,支持業(yè)界最先進(jìn)的FPGA,進(jìn)一步印證了Altera幫助FPGA設(shè)計(jì)人
            • 關(guān)鍵字: Altera  Quartus II  FPGA  

            ACTEL推出基于IGLOO FPGA的便攜控制解決方案

            •   ACTEL公司宣布推出兩款實(shí)現(xiàn)人機(jī)接口 (HMI) 和微型電機(jī)控制功能的插入式子卡,進(jìn)一步擴(kuò)展其基于業(yè)界最低功耗現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 的便攜式市場(chǎng)產(chǎn)品系列。新的HMI子卡和電機(jī)控制子卡將以Actel備受歡迎的IGLOO Icicle開(kāi)發(fā)工具包的插件形式推出。Actel相信,這兩款產(chǎn)品與公司先前推出的IGLOO存儲(chǔ)及顯示開(kāi)發(fā)板、設(shè)計(jì)樣例和IP核相結(jié)合,將構(gòu)成新的控制解決方案,可以提高Actel的5µW低功耗IGLOO FPGA在快速增長(zhǎng)的便攜式市場(chǎng)上的份額。   Actel副總裁
            • 關(guān)鍵字: ACTEL  FPGA  IGLOO  便攜  控制  

            DSP技術(shù)協(xié)助進(jìn)行高速串行數(shù)據(jù)分析

            • 串行總線技術(shù)上的信號(hào)完整性測(cè)量已經(jīng)成為設(shè)計(jì)人員測(cè)量工作的重要組成部分,如PCI Express 2.0、串行ATA III和HDMI 1.3。一致性測(cè)試中遇到的許多問(wèn)題源于波形上的不理想特點(diǎn),如噪聲、抖動(dòng)和定時(shí)畸變。串行標(biāo)準(zhǔn)縮窄了定時(shí)容限,要求測(cè)量工具中提供更多的帶寬和更高的精度。與此同時(shí),還要求使測(cè)量本身的影響達(dá)到最小化。
            • 關(guān)鍵字: DSP  高速串行  數(shù)據(jù)分析    
            共9878條 562/659 |‹ « 560 561 562 563 564 565 566 567 568 569 » ›|

            dsp+fpga介紹

            您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
            歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

            熱門(mén)主題

            樹(shù)莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473