在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> dsp+fpga

            FPGA在微處理器系統(tǒng)中的在應(yīng)用配置

            • ALTERA公司SRAM工藝可編程器件應(yīng)用廣泛,專用配置器件比較昂貴。在具有微處理器的系統(tǒng)中,使用微處理器系統(tǒng)的存儲器來存儲配置數(shù)據(jù),并通過微處理器配置FPGA,這種方法幾乎不增加成本。微處理器根據(jù)不同的程序應(yīng)用,采用不同的配置數(shù)據(jù)對FPGA進(jìn)行配置,使FPGA實現(xiàn)與該應(yīng)用有關(guān)的特定功能。詳細(xì)介紹了微處理器系統(tǒng)中連接簡單的被動串行配置方法和被動并行異步配置方法。
            • 關(guān)鍵字: FPGA  微處理器  系統(tǒng)    

            基于算法的DSP硬件結(jié)構(gòu)分析

            • 數(shù)字信號處理器(DSP)是專門針對數(shù)字信號處理運算而設(shè)計的微處理器芯片。本文在介紹DSP算法特點的基礎(chǔ)上,指出了DSP的基本結(jié)構(gòu)組成以及當(dāng)前主流DSP的兩種典型體系結(jié)構(gòu),分析了這兩種結(jié)構(gòu)各自的優(yōu)缺點,最后根據(jù)DSP應(yīng)用領(lǐng)域的新情況以及微處理器體系結(jié)構(gòu)的發(fā)展,對DSP結(jié)構(gòu)的發(fā)展提出了一些看法。
            • 關(guān)鍵字: 結(jié)構(gòu)  分析  硬件  DSP  算法  基于  

            RTL8019型控制器與DSP的接口設(shè)計及編程技巧

            •   基于美國TI公司的高速數(shù)字信號處理器,詳細(xì)描述RTL8019型以太網(wǎng)控制器的性能特點和引腳功能。同時給出DSP與RTL8019的硬件電路接口設(shè)計方法及DSP控制RTL8019進(jìn)行網(wǎng)絡(luò)傳輸?shù)南鄳?yīng)軟件編程方法。   1 引言   數(shù)字信號處理器(DSP)具有先進(jìn)的并行處理結(jié)構(gòu),特別適合于信號處理,已經(jīng)越來越多地應(yīng)用于工業(yè)控制領(lǐng)域和各類儀器儀表的開發(fā)設(shè)計?;ヂ?lián)網(wǎng)絡(luò)硬件和軟件的迅猛發(fā)展使得網(wǎng)絡(luò)用戶呈指數(shù)增長,在使用計算機進(jìn)行網(wǎng)絡(luò)互聯(lián)的同時,各種家電設(shè)備、儀器儀表以及工業(yè)生產(chǎn)中的數(shù)據(jù)采集與控制設(shè)備逐步走向網(wǎng)
            • 關(guān)鍵字: RTL8019型控制器  DSP  接口設(shè)計  

            Floorplanner工具在基于FPGA的嵌入式系統(tǒng)設(shè)計中的應(yīng)用

            • Floorplanner工具在基于FPGA的嵌入式系統(tǒng)設(shè)計中的應(yīng)用,利用本文談到的Floorplanner工具可以對嵌入式處理器、相關(guān)的IP和定制邏輯進(jìn)行布局控制和分組,簡化復(fù)雜系統(tǒng)級芯片的開發(fā),提高系統(tǒng)整體性能。
            • 關(guān)鍵字: 系統(tǒng)  設(shè)計  應(yīng)用  嵌入式  FPGA  工具  基于  Floorplanner  

            利用優(yōu)化的DSP加快無線基礎(chǔ)設(shè)施的設(shè)計

            • 為基站定制的數(shù)字信號處理器以及為針對無線通信設(shè)施(CI)設(shè)計的其它類型系統(tǒng)定制的數(shù)字信號處理器通常是市場中速度最快且功能最強大的處理器。
            • 關(guān)鍵字: 基礎(chǔ)設(shè)施  設(shè)計  無線  加快  優(yōu)化  DSP  利用  

            基于DSP的電動機速度調(diào)控試驗臺的開發(fā)

            • 本文開發(fā)了一種高性能的基于DSP的電動機速度調(diào)控試驗臺。該試驗臺的硬件主要由兩部分組成:DSP主控制器電路板及主電路板。
            • 關(guān)鍵字: 試驗臺  開發(fā)  調(diào)控  速度  DSP  電動機  基于  

            將FPGA/CPLD技術(shù)用于防止移動設(shè)備盜竊

            FPGA中軟FIFO設(shè)計和實現(xiàn)

            • 異步FIFO是一種在電子系統(tǒng)中得到廣泛應(yīng)用的器件,文中介紹了一種基于FPGA的異步FIFO設(shè)計方法。使用這種方法可以設(shè)計出高速、高可靠的異步FIFO。
            • 關(guān)鍵字: FPGA  FIFO      

            Stratix FPGA電源方案設(shè)計與驗證

            • 針對Stratix系列FPGA系統(tǒng)電源需求情況,給出了一套基于Intersil高效三輸出同步補償穩(wěn)定器的“單片”電源解決方案。
            • 關(guān)鍵字: 驗證  方案設(shè)計  電源  FPGA  Stratix  

            采用靈活的汽車FPGA提高片上系統(tǒng)級集成和降低物料

            • 汽車制造商們堅持不懈地改進(jìn)車內(nèi)舒適性、安全性、便利性、工作效能和娛樂性,反過來,這些努力又推動了各種車內(nèi)數(shù)字技術(shù)的應(yīng)用。
            • 關(guān)鍵字: FPGA  汽車  片上系統(tǒng)  集成    

            如何用FPGA實現(xiàn)算法的硬件加速

            四種常用FPGA/CPLD設(shè)計思想與技巧

            功率與性能:DSP 設(shè)計面臨的終極挑戰(zhàn)

            • 多年來,數(shù)字信號處理器 (DSP) 設(shè)計人員一直在應(yīng)付這樣一項艱難的工作:提供占用空間小的高性能芯片,而且要不影響靈活性和軟件的可編程能力。 ? 由于新的應(yīng)用程序發(fā)展速度驚人,提供的 DSP 必須在功率、性能和使用壽命上跟上這種速
            • 關(guān)鍵字: DSP  Doug Morrissey  

            基于FPGA的VGA顯示模式和像素頻率的識別

            • 視頻采集卡不僅能用于影像處理,還可以用一臺顯示器同時顯示、監(jiān)控多臺主機的內(nèi)容,達(dá)到實時控制多臺主機的目的。隨著數(shù)字影像技術(shù)的不斷發(fā)展,使得視頻采集卡的需求不斷增加,在電子通信與信息處理領(lǐng)域得到廣泛應(yīng)用。而傳統(tǒng)的視頻采集卡硬件實現(xiàn)復(fù)雜,難于向便攜、嵌入的方向發(fā)展。因此,設(shè)計一種硬件簡單、使用方便、便于嵌入到系統(tǒng)中的視頻信號采集電路具有重要的意義。
            • 關(guān)鍵字: FPGA  VGA  模式  像素    

            基于FPGA的UART IP核設(shè)計與實現(xiàn)

            • 本文設(shè)計了一種基于FPGA的UART核,該核符合串行通信協(xié)議,具有模塊化、兼容性和可配置性,適合于SoC應(yīng)用。
            • 關(guān)鍵字: FPGA  UART  IP核    
            共9878條 567/659 |‹ « 565 566 567 568 569 570 571 572 573 574 » ›|

            dsp+fpga介紹

            您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
            歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473