- Altera公司(NASDAQ: ALTR)今天宣布,Cyclone III版Nios® II嵌入式評估套件獲得兩項2008年度技術選擇獎——eg3.com的FPGA和工具類編輯選擇獎和讀者選擇獎。
技術選擇獎授予創(chuàng)新技術以及通過實踐努力幫助工程師應用這些新技術的公司。技術選擇獎涉及到關鍵技術領域,包括虛擬化技術、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。
Nios II嵌入式評估套件是功能豐富的低成
- 關鍵字:
Altera Nios FPGA
- 引言
PCB 光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點,獲得兩點間電阻值對應的電壓信號,通過電壓比較電路,測試出兩點間的電阻或通斷情況。 重復以上步驟多次,即可實現對整個電路板的測試。
由于被測試的點數比較多, 一般測試機都在2048點以上,測試控制電路比較復雜,測試點的查找方法以及切換方法直接影響測試機的測試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設計。
硬件控制系統(tǒng)
測試過程是在上位計算機的控制下,控
- 關鍵字:
FPGA PCB 測試機 硬件電路
- 概述:
手動除顫通過給予心臟受控電擊,迫使所有心肌瞬間收縮,從而有望使心臟恢復正常心律。歷來只有經過專門培訓的醫(yī)療專業(yè)人員才能夠使用手動除顫器掌握心律。然而,自動體外除顫器 (AED) 使用嵌入式計算機芯片對心律進行即時而準確的分析,從而使非醫(yī)療專業(yè)人員在無意外電擊風險的情況下也能提供同樣重要的服務。
AED 器件輕盈小巧,可監(jiān)視人的心律 (通過放在人身上的特殊墊子)并能夠識別心臟 纖維性顫動 (VF),也稱為“心臟驟停”,或 SCA。如果出現 SCA, AED 將
- 關鍵字:
醫(yī)療電子 自動體外除顫器 AED DSP
- 根據SRM工作原理,設計了基于DSP56F805的三相(6/4)SRM雙閉環(huán)驅動系統(tǒng)。分析了一種三相SRM起動方法,對速度和電流環(huán)分別采用了積分分離PI控制算法和增量式PID控制算法。
- 關鍵字:
驅動 系統(tǒng) 設計 電機 磁阻 DSP 開關 基于
- 針對傳統(tǒng)數字視頻廣播系統(tǒng)碼流分析儀價格昂貴、使用不方便的問題,本文提出一種性價比較好的補充設計方案,它以通用的FPGA和RTOS為基礎、基于嵌入式硬件平臺來實現碼流分析功能。文中還闡述了碼流采集、碼流分析和信息顯示等多項關鍵技術。
碼流分析儀可用作數字電視設備的調試工具,如檢測MPEG編碼器、復用器、調制解調器等設備的輸入輸出碼流是否符合MPEG-2/數字電視廣播(DVB)標準等。作為標準檢驗設備,碼流分析儀是整個數字電視系統(tǒng)的不可缺少的重要設備。實際使用中的數字電視集成系統(tǒng)是一項龐大、復
- 關鍵字:
嵌入式 碼流分析 FPGA RTOS
- 隨著計算機技術的飛速發(fā)展,嵌入式圖像系統(tǒng)廣泛應用于辦公設備、制造和流程設計、醫(yī)療、監(jiān)控、衛(wèi)生設備、交通運輸、通信、金融銀行系統(tǒng)和各種信息家電中。所謂嵌入式圖像系統(tǒng),指以圖像應用為中心,以計算機技術為基礎,軟件、硬件可裁減,對功能、可靠性、成本、體積、功耗等嚴格要求的專用計算機系統(tǒng)。嵌入式圖像系統(tǒng)對圖像顯示技術提出了各種嚴格要求,必須選擇合適的顯示器,設計出合理的顯示控制方法。
系統(tǒng)硬件設計
本系統(tǒng)要構建一個嵌入式、高速、低功耗、低成本的圖像顯示硬件平臺,要求能真彩顯示靜態(tài)或動態(tài)彩色圖像。為
- 關鍵字:
DSP TFT-LCD 數字圖像 顯示技術 嵌入式 CPLD
- 0 引言
在許多嵌入式系統(tǒng)的實際應用中,需要擴展FPGA(現場可編程門陣列)模塊,將CPU實現有困難或實現效率低的部分用FPGA實現,如數字信號處理、硬件數字濾波器、各種算法等,或者利用FPGA來擴展I/O接口,如實現多路PWM(脈寬調制)輸出、實現PCI接口擴展等。通過合理的系統(tǒng)軟硬件功能劃分,結合優(yōu)秀高效的FPGA設計,整個嵌入式系統(tǒng)的效率和功能可以得到最大限度的提高。
在電機控制等許多應用場合,需要產生多路頻率和脈沖寬度可調的PWM波形。本文用Altera公司FPGA產品開發(fā)工具Quar
- 關鍵字:
FPGA 邏輯仿真 PWM
- 美國國家儀器有限公司(簡稱NI)推出4種用于PXI平臺的新型R系列?I/O模塊,這些模塊都配備了高性能的Xilinx?Virtex?-5現場可編程門陣列(FPGA)芯片。NI?PXI-7841R,?PXI-7842R,?PXI-7851R?和PXI-7852R模塊具有8個模擬輸入、8個模擬輸出和96個數字I/O通道,而且模擬輸入的速率比以前版本的R系列設備快3.5倍以上。這些新型模塊為工程師和科學家們提供了即時可用的硬件;不僅如此,這
- 關鍵字:
NI I/O模塊 FPGA LabVIEW
- Altera公司近日發(fā)布了業(yè)界首款40nmFPGA(現場可編程門陣列)和HardCopyASIC(專用集成電路)。兩者都提供收發(fā)器,在密度、性能和低功耗上遙遙領先。
StratixIV系列有680K邏輯單元,比Altera的StratixIII系列高兩倍,是目前市場上密度最大的FPGA。器件滿足了眾多市場對各種高端應用的需求,例如無線和有線通信、廣播和ASIC原型開發(fā)等。
- 關鍵字:
Altera 40nm FPGA
- 采用DSP(數字信號處理器)作為控制器,而采用USB(通用串行總線)和上位機相連接將是數據采集處理系統(tǒng)的一種可能的發(fā)展趨勢。
- 關鍵字:
處理 理系 數據采集 技術 DSP USB 基于
- 隨著IPTV市場準備起飛,競爭生態(tài)系統(tǒng)數量的增加意味著STB開發(fā)商必須保持他們的實現方案選項具備開放性。
未來幾年,由電信業(yè)務提供商推動的IPTV市場(利用互聯網協(xié)議傳輸數字電視)有望形成規(guī)模。然而,目前該市場陷入了各種硬件和軟件解決方案的競爭之中,不同種類的壓縮技術非常復雜,并與家庭網絡應用存在潛在的融合。這些因素使工程師在設計IP機頂盒的時候面臨決策困難,所以原始設備制造商(OEM)需要選擇處理技術,以使他們保持實現方案選項的開放性。
作為傳輸方案的焦點,STB必須能夠適應它要部署的特
- 關鍵字:
IPTV STB DSP 機頂盒 視頻編碼 VOD
- 引言
PCB 光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點,獲得兩點間電阻值對應的電壓信號,通過電壓比較電路,測試出兩點間的電阻或通斷情況。 重復以上步驟多次,即可實現對整個電路板的測試。
由于被測試的點數比較多, 一般測試機都在2048點以上,測試控制電路比較復雜,測試點的查找方法以及切換方法直接影響測試機的測試速度,本文研究了基于FPGA的硬件控制系統(tǒng)設計。
硬件控制系統(tǒng)
測試過程是在上位計算機的控制下
- 關鍵字:
FPGA PCB 硬件電路 測試機
- 在嵌入式系統(tǒng)設計中常使用通用異步接收和發(fā)送器UART(Universal Asynchronous Receiver/Transmitter)實現系統(tǒng)控制信息或低速數據信息的傳輸,而UART所采用的奇偶校驗方式不具備前向糾錯能力,檢錯能力也有限,所以在設計UART時要盡可能提高其抗干擾能力,以加強系統(tǒng)的可靠性。
1 基于最佳接收的UART
目前UART中的接收器多采用如圖1所示的設計。
同步模塊
- 關鍵字:
UART 最佳接收 FPGA 同步模塊 邏輯優(yōu)化
- 采用雙端口RAM實現DSP與PCI總線芯片之間的數據交換接口電路。
提出了一種使用CPLD解決雙端口RAM地址譯碼和PCI接口芯片局部總線仲裁的的硬件設計方案,并給出了PCI總線接口芯片寄存器配置實例,介紹了軟件包WinDriver開發(fā)設備驅動程序的具體過程。
隨著計算機技術的不斷發(fā)展,為滿足外設間以及外設與主機間的高速數據傳輸,Intel公司于1991年提出了PCI總線概念。PCI總線是一種能為主CPU及外設提供高性能數據通訊的總線,其局部總線在33MHz總線時鐘、32位數據通路時,數據
- 關鍵字:
RAM DSP PCI總線 CPLD 數據通訊
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。
創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
![備案](https://webstorage.eepw.com.cn/images/2013/index/biaoshi.gif)
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473