在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> dsp+fpga

            合眾達(dá)全新打造TI平臺BBS和技術(shù)支持中心

            • 合眾達(dá)電子(SEED)作為TI國內(nèi)最大的DSP設(shè)備和產(chǎn)品供應(yīng)商,十多年來一直潛心研究數(shù)字信號處理(DSP)領(lǐng)域,擁有實(shí)力雄厚的研發(fā)團(tuán)隊(duì),并有著行業(yè)中權(quán)威的技術(shù)論壇,為了提高SEED BBS的管理,更好地服務(wù)客戶,我們對(現(xiàn)有BBS做統(tǒng)一改版 ),并建立起完善的(技術(shù)支持中心 ),以下是主要的改版事宜: 一、版面的豐富: 隨著軟硬件結(jié)合越來越緊密,根據(jù)TI對產(chǎn)品線的細(xì)化,SEED BBS將原來的三個(gè)版面,擴(kuò)展到了5個(gè)版面,如下: SEED產(chǎn)品論壇 SOC【DaVinci/OMAP3/ OMAP&nd
            • 關(guān)鍵字: 合眾達(dá)  DSP  

            基于FPGA和高精度ADC的組合導(dǎo)航系統(tǒng)設(shè)計(jì)

            • INS/GPS組合導(dǎo)航系統(tǒng)在軍事領(lǐng)域和民用方面的運(yùn)動(dòng)載體中得到了廣泛應(yīng)用。INS是組合導(dǎo)航系統(tǒng)中的核心部分,涉及多個(gè)陀螺儀、多個(gè)加速度計(jì)和溫度傳感器等眾多傳感器數(shù)據(jù)的采集與處理,同時(shí)對系統(tǒng)運(yùn)算的實(shí)時(shí)性要求也很高。對于導(dǎo)航計(jì)算機(jī)系統(tǒng)的研究,許多學(xué)者做了大量有益的工作。傳感器數(shù)據(jù)采集現(xiàn)有方案大多采用一片多路△-∑結(jié)構(gòu)的AD芯片采集6路慣性器件信號,這就造成6路信號的數(shù)據(jù)采集不能同時(shí)進(jìn)行,在高動(dòng)態(tài)下導(dǎo)致組合導(dǎo)航系統(tǒng)導(dǎo)航精度的下降。本文以TI公司生產(chǎn)的AD變換器AD1274和Altera公司生產(chǎn)的FPGA EPl
            • 關(guān)鍵字: FPGA  ADC  高精度  組合導(dǎo)航    

            展望未來 多核DSP技術(shù)不僅僅是小把戲

            • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
            • 關(guān)鍵字: 多核DSP  DSP  TI  C6474  SRIOSERDES  

            FPGA實(shí)現(xiàn)FIR抽取濾波器的設(shè)計(jì)

            • 摘要:采用基于分布式算法思想的方法來設(shè)計(jì)FIR濾波器,利用FDAt001設(shè)計(jì)系統(tǒng)參數(shù),計(jì)算濾波器系數(shù),同時(shí)為了要滿足系統(tǒng)要求考慮系數(shù)的位數(shù)。根據(jù)FIR數(shù)字濾波器結(jié)構(gòu),對FIR數(shù)字濾波器的FPGA實(shí)現(xiàn)方法進(jìn)行分析。
              關(guān)鍵詞
            • 關(guān)鍵字: FPGA  FIR  抽取濾波器    

            基于DSP的ILS機(jī)載接收機(jī)基帶信號處理

            • 1 引 言 著陸是飛機(jī)航行過程中最為重要的一個(gè)階段,據(jù)統(tǒng)計(jì),超過60%的飛行事故發(fā)生在飛機(jī)的著陸階段。這是因?yàn)樵谥戇^程中,要求飛行員必須在比較短的時(shí)間內(nèi)完成很多標(biāo)準(zhǔn)化的操作。而依靠目視著陸,對氣象條件要求
            • 關(guān)鍵字: DSP  ILS  機(jī)載  基帶    

            FPGA在多串口讀數(shù)系統(tǒng)中的應(yīng)用

            • 摘要:主要討論了FPGA在多單片機(jī)串行讀數(shù)系統(tǒng)中的應(yīng)用,在該系統(tǒng)中單片機(jī)通過異步串行通信讀取外部設(shè)備中的數(shù)據(jù),經(jīng)FPGA緩沖后再送到USB單片機(jī),最終上傳到計(jì)算機(jī)。文中重點(diǎn)介紹了利用FPGA內(nèi)部雙口RAM構(gòu)建的FIFO在該
            • 關(guān)鍵字: 應(yīng)用  系統(tǒng)  讀數(shù)  串口  FPGA  

            OFDM系統(tǒng)中DAGC的應(yīng)用研究及FPGA實(shí)現(xiàn)

            • 摘 要:介紹IDFT/DFT可精度在OFDM系統(tǒng)基帶解調(diào)中的重要性,分析定點(diǎn)化DFT輸入功率對其精度的影響,并在此基礎(chǔ)上采用數(shù)字自動(dòng)增益控制技術(shù)用于DFT前端,以解決過大輸入信號動(dòng)態(tài)范圍所造成的DFT輸出信噪比惡化的問題。
            • 關(guān)鍵字: FPGA  實(shí)現(xiàn)  研究  應(yīng)用  系統(tǒng)  DAGC  OFDM  

            電信應(yīng)用基于FPGA的功耗優(yōu)化解決方案

            • 引言
              針對中心機(jī)房功耗越來越大的問題,某些電信運(yùn)營商制定了采購設(shè)備功耗每年降低20%的目標(biāo)。半導(dǎo)體是功耗問題的關(guān)鍵所在,其解決方法是重新設(shè)計(jì)芯片實(shí)施和交付方案,而最新一代FPGA可以說是主要的推動(dòng)力量。通過
            • 關(guān)鍵字: 優(yōu)化  解決方案  功耗  FPGA  應(yīng)用  基于  電信  

            Xilinx FPGA的功耗優(yōu)化設(shè)計(jì)

            • 對于FPGA來說,設(shè)計(jì)人員可以充分利用其可編程能力以及相關(guān)的工具來準(zhǔn)確估算功耗,然后再通過優(yōu)化技術(shù)來使FPGA設(shè)計(jì)以及相應(yīng)的PCB板在功率方面效率更高。
              靜態(tài)和動(dòng)態(tài)功耗及其變化在90nm工藝時(shí),電流泄漏問題對ASIC和
            • 關(guān)鍵字: 設(shè)計(jì)  優(yōu)化  功耗  FPGA  Xilinx  

            如何定義RFID標(biāo)簽和讀卡器

            • 作為在供應(yīng)鏈上跟蹤產(chǎn)品的一種手段,RFID在訪問控制和越來越多的傳統(tǒng)應(yīng)用(如售票)中迅速得到采用。RFID系統(tǒng)一...
            • 關(guān)鍵字: RFID  標(biāo)簽  讀卡器  TCP/IP  FPGA  

            Xilinx推出ISE設(shè)計(jì)套件11.1版本

            •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司今天宣布正式推出ISE® 設(shè)計(jì)套件11.1版本(ISE® Design Suite 11.1)。這一FPGA設(shè)計(jì)解決方案在業(yè)界率先為邏輯、數(shù)字信號處理、嵌入式處理以及系統(tǒng)級設(shè)計(jì)提供了完全可互操作的領(lǐng)域?qū)S迷O(shè)計(jì)流程和工具配置。 該新版本為面向多種市場和應(yīng)用的基于FPGA的片上系統(tǒng)解決方案提供了更簡單、更智能的設(shè)計(jì)方法。賽靈思公司致力于為設(shè)計(jì)人員提供目標(biāo)設(shè)計(jì)平臺,而ISE 設(shè)計(jì)套件 11.1版本的推出是一個(gè)重要的里程碑。   為更好地滿足當(dāng)前異常多
            • 關(guān)鍵字: Xilinx  FPGA  嵌入式  

            基于DSP的三相SPWM變頻電源的設(shè)計(jì)

            • 引言
              變頻電源作為電源系統(tǒng)的重要組成部分,其性能的優(yōu)劣直接關(guān)系到整個(gè)系統(tǒng)的安全和可靠性指標(biāo)。現(xiàn)代變頻電源以低功耗、高效率、電路簡潔等顯著優(yōu)點(diǎn)而備受青睞。變頻電源的整個(gè)電路由交流-直流-交流-濾波等部分構(gòu)
            • 關(guān)鍵字: 電源  設(shè)計(jì)  變頻  SPWM  DSP  三相  基于  

            賽靈思ISE 11.1 量身打造四種工具流程

            • 隨著Xilinx?ISE?設(shè)計(jì)套件11.1的推出,賽靈思在優(yōu)化設(shè)計(jì)方法、更好地滿足不同技能客戶的多樣化需求,以...
            • 關(guān)鍵字: 邏輯設(shè)計(jì)  賽靈思  嵌入式  DSP  FPGA  Xilinx  ISE  

            基于FPGA和LVDS技術(shù)的光纜傳輸技術(shù)

            • 為了解決彈上記錄器和地面測試臺之間高速數(shù)據(jù)流遠(yuǎn)距離傳輸問題,提出一種利用低電壓差分信號(LVDS)接口器件實(shí)現(xiàn)數(shù)據(jù)遠(yuǎn)距離傳輸?shù)脑O(shè)計(jì)方案。實(shí)驗(yàn)證明該方案傳輸速度達(dá)到20 Mh/s,傳輸距離達(dá)到300 m,傳輸速度和傳輸距離得到顯著提高。該優(yōu)秀的長線傳輸技術(shù)已成功應(yīng)用于在某項(xiàng)目中。
            • 關(guān)鍵字: FPGA  LVDS  光纜  傳輸技術(shù)    
            共9878條 514/659 |‹ « 512 513 514 515 516 517 518 519 520 521 » ›|

            dsp+fpga介紹

            您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
            歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473