在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

    <address id="qec3z"><var id="qec3z"><center id="qec3z"></center></var></address>

      <span id="qec3z"><code id="qec3z"></code></span>
    • <dfn id="qec3z"></dfn>
      <ruby id="qec3z"><thead id="qec3z"><noscript id="qec3z"></noscript></thead></ruby>
      <label id="qec3z"></label><dfn id="qec3z"><var id="qec3z"></var></dfn>
        首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> cpld/fpga

        面向FPGA的EDA工具突破復(fù)雜性屏障

        • FPGA器件不僅提供可與許多ASIC器件媲美的運(yùn)行速度和門電路容量,而且促進(jìn)了EDA工具在該市場中的發(fā)展。要點(diǎn)FPGA 提供單片系統(tǒng)設(shè)計需要的功能。多數(shù) FPGA 廠商提供自己的開發(fā)支持軟件。靈活地以多個廠商的器件為目標(biāo)的
        • 關(guān)鍵字: FPGA  EDA    

        Altera公開下一代20nm產(chǎn)品創(chuàng)新技術(shù)細(xì)節(jié)

        • 不久前,Altera公司公開了在其下一代20nm產(chǎn)品中規(guī)劃的幾項關(guān)鍵創(chuàng)新技術(shù),通過在20 nm的體系結(jié)構(gòu)、軟件和工藝的創(chuàng)新,支持更強(qiáng)大的混合系統(tǒng)架構(gòu)的開發(fā)。日前,Altera公司資深副總裁首席技術(shù)官M(fèi)isha Burich博士專程來到北京,詳細(xì)介紹了創(chuàng)新技術(shù)的細(xì)節(jié)。
        • 關(guān)鍵字: Altera  20nm  FPGA  201210  

        基于FPGA的雙圖像傳感器設(shè)計方案

        • 摘要:本文介紹了在Lattice FPGA平臺上實現(xiàn)的雙圖像傳感器設(shè)計方案。該方案通過處理兩個圖像傳感器的數(shù)據(jù)來對改善最終的圖像數(shù)據(jù)。
        • 關(guān)鍵字: Lattice  FPGA  圖像傳感器  201210  

        FPGA平臺上的遠(yuǎn)程靜態(tài)應(yīng)變測量系統(tǒng)設(shè)計

        • 摘要:設(shè)計了一種基于FPGA和ARM架構(gòu)的多通道遠(yuǎn)程靜態(tài)應(yīng)變測量系統(tǒng)。采用FPGA控制多通道模數(shù)轉(zhuǎn)換模塊實現(xiàn)多路應(yīng)變信號的采集和數(shù)據(jù)處理,利用ARM和網(wǎng)絡(luò)模塊實現(xiàn)FPGA的控制及其與遠(yuǎn)程終端之間的以太網(wǎng)通信。系統(tǒng)可通過遠(yuǎn)程終端控制現(xiàn)場測量節(jié)點(diǎn)的參數(shù)設(shè)置和32路應(yīng)變信號的采集、處理和存儲。
        • 關(guān)鍵字: FPGA  測量系統(tǒng)  以太網(wǎng)  201210  

        Altera在28-nm FPGA上測試復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理設(shè)計

        • Altera公司 (NASDAQ: ALTR)日前宣布,在業(yè)界率先在28 nm FPGA器件上成功測試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號處理(DSP)設(shè)計。獨(dú)立技術(shù)分析公司Berkeley設(shè)計技術(shù)有限公司(BDTI)驗證了能夠在Altera Stratix? V和Arria? V 28 nm FPGA開發(fā)套件上簡單方便的高效實現(xiàn)Altera浮點(diǎn)DSP設(shè)計流程,同時驗證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。
        • 關(guān)鍵字: Altera  FPGA  DSP  

        基于FPGA的高速卷積硬件設(shè)計及實現(xiàn)

        • 基于FPGA的高速卷積硬件設(shè)計及實現(xiàn),在數(shù)字信號處理領(lǐng)域,離散時間系統(tǒng)的輸出響應(yīng),可以直接由輸入信號與系統(tǒng)單位沖激響應(yīng)的離散卷積得到。離散卷積在電子通信領(lǐng)域應(yīng)用廣泛,是工程應(yīng)用的基礎(chǔ)。如果直接在時域進(jìn)行卷積,卷積過程中所必須的大量乘法和加
        • 關(guān)鍵字: 設(shè)計  實現(xiàn)  硬件  高速  FPGA  基于  

        基于DSP的FPGA衛(wèi)星測控多波束系統(tǒng)設(shè)計

        • 基于DSP的FPGA衛(wèi)星測控多波束系統(tǒng)設(shè)計,一、引言衛(wèi)星測控多波束系統(tǒng)主要針對衛(wèi)星信號實施測控,它包括兩個方面:信號波達(dá)方向(DOA)的估計和數(shù)字波束合成。波達(dá)方向的估計是對空間信號的方向分布進(jìn)行超分辨估計,提取空間源信號的參數(shù)如方位角、仰角等。數(shù)字
        • 關(guān)鍵字: 系統(tǒng)  設(shè)計  衛(wèi)星  FPGA  DSP  基于  

        基于CPLD的汽油機(jī)點(diǎn)火參數(shù)測量儀的研制

        • 點(diǎn)火參數(shù)是影響汽油機(jī)性能的最重要因素之一。汽油機(jī)的點(diǎn)火參數(shù)主要有:點(diǎn)火提前角、點(diǎn)火能量、點(diǎn)火電壓和點(diǎn)電流。通過對這些參數(shù)的測量、研究與優(yōu)化,能提高發(fā)動機(jī)的性能,降低油耗,減少有害氣體的排放量,改善環(huán)境
        • 關(guān)鍵字: CPLD  汽油機(jī)  參數(shù)測量  儀的研制    

        CPLD器件在單片機(jī)控制器中的使用

        • 自動控制的對象五花八門、品種繁多,要求控制器能夠模塊化、標(biāo)準(zhǔn)化、靈活配置;進(jìn)入商品經(jīng)濟(jì)時代,允許設(shè)計者的開發(fā)周期越來越短,從幾年、幾月縮短到幾月、幾天;有時合同臨近結(jié)束前,用戶還會提出更改設(shè)計條款的要求
        • 關(guān)鍵字: CPLD  器件  單片機(jī)  控制器    

        針對FPGA內(nèi)缺陷成團(tuán)的電路可靠性設(shè)計研究

        • 引 言微小衛(wèi)星促進(jìn)了專用集成電路(ASIC—ApplicatiON Spceific Integrated Circuit)在航天領(lǐng)域的應(yīng)用?,F(xiàn)場可編程門陣列(FPGA —Field Programable Gate Array)作為ASIC的特殊實現(xiàn)形式,是中國航天目前集成
        • 關(guān)鍵字: FPGA  缺陷  電路  可靠性設(shè)計    

        基于FPGA和DSP技術(shù)某型飛機(jī)總線系統(tǒng)通訊軟件的設(shè)計

        • 在分析某型飛機(jī)MILSTD1553B數(shù)據(jù)總線系統(tǒng)構(gòu)成的基礎(chǔ)上,結(jié)合其通信協(xié)議與其消息傳輸格式,建立了某型飛機(jī)總線系統(tǒng)通訊層次結(jié)構(gòu),并運(yùn)用FPGA和DSP技術(shù)設(shè)計了此型飛機(jī)總線系統(tǒng)通訊軟件。目前,隨著工藝和技術(shù)的進(jìn)步,集
        • 關(guān)鍵字: FPGA  DSP  飛機(jī)  總線系統(tǒng)    

        LabVIEW系統(tǒng)設(shè)計軟件對數(shù)字開發(fā)的影響

        • 長期以來的預(yù)測趨勢揭示了整個系統(tǒng)設(shè)計流程中的設(shè)計和測試趨于統(tǒng)一,這兩個先前獨(dú)立的功能將被集成在一起。集成功能的明顯優(yōu)勢在于縮短了投入市場的時間并獲得更好的整體質(zhì)量,而這些優(yōu)勢都?xì)w功于在創(chuàng)建設(shè)計的同時集成了測試定義和實現(xiàn)。在系統(tǒng)設(shè)計過程中,從仿真到實現(xiàn)以及最終系統(tǒng)部署,都可以對這些早期測試平臺進(jìn)行重用。
        • 關(guān)鍵字: NI  LabVIEW  FPGA  

        整合高性能儀器和FPGA 實現(xiàn)最佳WLAN測量

        • 在下一代無線局域網(wǎng)白皮書中已經(jīng)討論了最新的802.11標(biāo)準(zhǔn)存在的一些問題。眾所周知,測試工程師都想盡快找到測試該標(biāo)準(zhǔn)的測試設(shè)備。大多數(shù)測試工程師發(fā)現(xiàn)使用最佳性能的昂貴盒式儀器的傳統(tǒng)方法已經(jīng)無法適用于該情況。出現(xiàn)該問題的原因十分簡單:測試工程師急需各種資源,主要包括時間、預(yù)算和空間。
        • 關(guān)鍵字: NI  FPGA  WLAN  

        I2C總線通訊接口器件的CPLD實現(xiàn)

        • I2C(IIC)總線是PHILIPS公司開發(fā)的一種簡單、雙向、二線制、同步串行總線。它只需兩根線(串行時鐘線和串行數(shù)據(jù)...
        • 關(guān)鍵字: I2C總線  通訊接口  CPLD  

        采用LM201xx PowerWise?同步降壓穩(wěn)壓器對FPGA供電

        • LM201xxPowerWise?同步降壓穩(wěn)壓器是特性豐富的產(chǎn)品,能提供高達(dá)5A的連續(xù)輸出電流。該系列器件在輸入電...
        • 關(guān)鍵字: LM201xx  PowerWise?  穩(wěn)壓器  FPGA  
        共7011條 213/468 |‹ « 211 212 213 214 215 216 217 218 219 220 » ›|

        cpld/fpga介紹

        您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
        歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473