在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設計應用 > 基于DDS技術的多路同步信號源的設計

            基于DDS技術的多路同步信號源的設計

            作者: 時間:2009-05-14 來源:網絡 收藏

            用相位累加器輸出的數據作為波形存儲器的取樣地址,進行波形的相位一幅碼轉換,即可在給定的時間上確定輸出的波形的抽樣幅碼。本設計利用FPGA資源,構造一個10位的ROM進行數據的存儲和轉換。

            本文引用地址:http://www.biyoush.com/article/192052.htm

            ROM可利用Quartus的插件管理程序Megawiz-ard plug-in manager容易獲得,這里給出正弦波形數據生成的C程序,來生成ROM存儲的數據。要想生成其他波形的數據,只需要簡單修改其中的波形表達式即可。


            3 仿真與調試
            本設計在Quartus Ⅱ中進行分析和綜合后,得到該相位可調多輸出的結構如圖6所示。

            在Quartus Ⅱ中,輸入控制信號:Fo=100 MHz,fword=50,pword=35,進行仿真,其仿真結果如圖7所示。在Quartus中生成的仿真數據經過驗證完全正確,得到了同頻和可調相的三個正弦波的幅值數據序列,完全滿足設計要求。

            4 結 語
            本設計運用VHDL硬件編程語言和技術,結合FPGA高速器件,實現了信號的同步輸出,很好地解決了要求信號之間同頻率可調,相位連續(xù)可調的問題,且具有易于程控、相位連續(xù)、輸出頻率穩(wěn)定度高、分辨率高等優(yōu)點,并且采用一個FPGA塊就解決了傳統上需要三個才能解決的問題,也大大降低了設計成本。


            上一頁 1 2 3 下一頁

            關鍵詞: DDS 多路 同步信號

            評論


            相關推薦

            技術專區(qū)

            關閉