在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于DDS技術(shù)的多路同步信號源的設(shè)計(jì)

            基于DDS技術(shù)的多路同步信號源的設(shè)計(jì)

            作者: 時間:2009-05-14 來源:網(wǎng)絡(luò) 收藏

            摘 要:同步數(shù)字調(diào)相信號源一般采用單片機(jī)和多片專用芯片配合實(shí)現(xiàn)。該技術(shù)同步實(shí)現(xiàn)復(fù)雜,成本高。給出了一種基于FPGA的源的設(shè)計(jì)方法,通過VHDL語言硬件編程實(shí)現(xiàn)了基于單片F(xiàn)PGA的,數(shù)字調(diào)相快速準(zhǔn)確。利用QuartusⅡ進(jìn)行綜合和仿真驗(yàn)證了該設(shè)計(jì)的正確性,該設(shè)計(jì)具有調(diào)相方便、速度快、成本低等優(yōu)點(diǎn)。
            關(guān)鍵詞:;多路同步;VHDL;FPGA

            本文引用地址:http://www.biyoush.com/article/192052.htm


            引 言
            實(shí)現(xiàn)信號源的多路同步輸出,在雷達(dá)、通信等多領(lǐng)域有著重要的應(yīng)用。為了實(shí)現(xiàn)此功能,大多數(shù)設(shè)計(jì)是利用多個專用芯片外圍借助單片機(jī)幫助,實(shí)現(xiàn)多信號同步輸出,如圖1所示。

            系統(tǒng)工作時,根據(jù)鍵盤輸入,單片機(jī)輸出頻率控制字和相位控制字以及波形選擇字,控制專用DDS芯片AD9854產(chǎn)生特定頻率和相位的波形,經(jīng)濾波放大后輸出要求的模擬波形。為輸出頻率相同,相位相關(guān)的多路,控制數(shù)據(jù)由鍵盤輸入,單片機(jī)向各專用DDS芯片輸出相同的頻率控制字和不同的相位控制字指令,控制各專用DDS芯片輸出指定的頻率和相位的波形。這樣就從整體上實(shí)現(xiàn)了頻率和相位的連續(xù)可調(diào)及同步。
            AD9854是美國AD公司的DDS系列產(chǎn)品,性能良好,頻率可調(diào)范圍寬。在這樣的設(shè)計(jì)中,利用AD公司的AD9854芯片,盡管有頻率可調(diào)范圍寬,波形豐富,實(shí)現(xiàn)調(diào)副、調(diào)頻容易等特點(diǎn),但是由于是采用分立的專用DDS芯片,各芯片參數(shù)很難做到完全相同,參數(shù)的差異會造成輸出信號頻率和相位不同。因此,盡管各DDS芯片采用同一頻率字,各個輸出信號頻率也難以完全相同。同樣,由于參數(shù)的不一致,波形之間的相位也難以準(zhǔn)確調(diào)整到位,更重要的是各個信號頻率差異的累積效應(yīng)可能會導(dǎo)致同步失敗。另外,專用DDS芯片價格昂貴,設(shè)計(jì)成本也較高。
            基于以上原因,這里給出一種基于單片F(xiàn)PGA的多路同步信號源的設(shè)計(jì)方案,這種方案具有實(shí)現(xiàn)簡單、同步性好等優(yōu)點(diǎn),且成本較低。


            1 基于FPGA技術(shù)的多路同步信號源的設(shè)計(jì)模型
            基于FPGA技術(shù)的多路同步信號源的整體框圖如圖2所示。

            在本框圖中,以三路輸出為例,在一個FPGA芯片中,實(shí)現(xiàn)了三路基于DDs的信號通道,完成傳統(tǒng)上三個專用DDS芯片AD9854完成的功能,實(shí)現(xiàn)三路波形的數(shù)字輸出,在數(shù)字信號輸出后進(jìn)行D/A轉(zhuǎn)換,實(shí)現(xiàn)三路信號的模擬輸出。三個DDS信道頻率取自同一個累加器輸出的地址值,進(jìn)行查表,同時相位的加法實(shí)現(xiàn)也是針對同一個累加器輸出的地址,消除了分立專用DDS芯片計(jì)算的誤差。由于在一塊芯片中實(shí)現(xiàn),所以各DDS信道的參數(shù)一致性好,分立專用DDS芯片的外部連線帶來的延時誤差也被降到最低。因此,通過以上措施,可以大大改善信號的一致性,可實(shí)現(xiàn)精準(zhǔn)的相位連續(xù)調(diào)節(jié)。


            上一頁 1 2 3 下一頁

            關(guān)鍵詞: DDS 多路 同步信號

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉