在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

    
    
    <address id="vxupu"><td id="vxupu"></td></address>

      <pre id="vxupu"><small id="vxupu"></small></pre>
      <dfn id="vxupu"></dfn>
      <div id="vxupu"><small id="vxupu"></small></div>
    1. 新聞中心

      EEPW首頁 > EDA/PCB > 設計應用 > MAX1032結合CPLD的應用

      MAX1032結合CPLD的應用

      作者: 時間:2010-11-11 來源:網絡 收藏

      本文引用地址:http://www.biyoush.com/article/191480.htm



      圖7所示是Moddsim仿真的讀取的采樣結果并將其存入寄存器DOUT_P_buf的仿真圖。由圖可見,在啟動采樣后的第16個SCLK的下跳沿,輸出14位串行采樣結果,將其存入內部寄存器中以待系統(tǒng)讀取。一般在下一次采樣之前,需要將復位來清除上一次采樣的數據。由于外部時鐘模式下的SSTRB始終為低,故本例沒有對該信號進行處理。



      5 結束語
      本文介紹了利用CPLD控制進行采樣的實現方法,包括CPLD的內部邏輯設計和對采樣信號的處理等。實驗證明,該方法能夠適用
      需要使用CPLD控制外圍電路的場合。


      上一頁 1 2 3 4 下一頁

      關鍵詞: 1032 CPLD MAX

      評論


      相關推薦

      技術專區(qū)

      關閉