在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

    
    
    <address id="vxupu"><td id="vxupu"></td></address>

      <pre id="vxupu"><small id="vxupu"></small></pre>
      <dfn id="vxupu"></dfn>
      <div id="vxupu"><small id="vxupu"></small></div>
    1. 新聞中心

      EEPW首頁 > EDA/PCB > 設計應用 > MAX1032結合CPLD的應用

      MAX1032結合CPLD的應用

      作者: 時間:2010-11-11 來源:網(wǎng)絡 收藏



      圖6所示是Modelsim的仿真波形。SCLK上跳沿DIN_out的數(shù)據(jù)被讀取。

      本文引用地址:http://www.biyoush.com/article/191480.htm


      程序的第二部分的作用是將輸出的串行采樣結果存入內(nèi)部的一個14位寄存器。采樣結果DOUT_in_S是14位的串行序列。在SCLK的上跳沿讀取數(shù)據(jù)后,可將其存到一個內(nèi)部寄存器,再由DOUT選擇輸出寄存器的高或低八位數(shù)據(jù)讀出。最后的采樣結果是并行輸出的??偣?個字節(jié),末兩位數(shù)據(jù)無效。對于外部時鐘模式,可從加載轉換啟動字開始計算,在第16個SCLK下跳沿,芯片將輸入采樣結果。得到結果即可按照公式(采樣電壓=12x(轉換成十進制的輸出結果)/16384)進行計算。以下是這部分功能的可綜合代碼:



      關鍵詞: 1032 CPLD MAX

      評論


      相關推薦

      技術專區(qū)

      關閉