在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

            一種基于FPGA的雷達(dá)波束控制系統(tǒng)設(shè)計(jì)

            • 為了達(dá)到波束控制高效、低成本和小型化的目標(biāo)。在此介紹一種基于FPGA的相控陣?yán)走_(dá)波束控制系統(tǒng)硬件平臺及其軟件設(shè)計(jì)。系統(tǒng)采用FPGA作為波束控制算法實(shí)現(xiàn)的核心,選用單片機(jī)實(shí)現(xiàn)陣面組件驅(qū)動部分的控制調(diào)試,在此硬件平臺上,開發(fā)一種用硬件描述語言和單片機(jī)匯編語言與VB語言設(shè)計(jì)相結(jié)合實(shí)現(xiàn)的波束控制系統(tǒng)。設(shè)計(jì)的系統(tǒng)設(shè)備量少,控制和調(diào)試功能完善,適宜于推廣到集中式運(yùn)算、分布式驅(qū)動的波束控制體系。
            • 關(guān)鍵字: 設(shè)計(jì)  控制系統(tǒng)  雷達(dá)  FPGA  基于  

            發(fā)揮 FPGA 設(shè)計(jì)的無限潛力

            •   盡管 FPGA 為嵌入式設(shè)計(jì)帶來了強(qiáng)大的功能與靈活性,但額外的開發(fā)流程也給設(shè)計(jì)工作增加了新的復(fù)雜性和限制問題。整合傳統(tǒng)的硬件-FPGA-軟件設(shè)計(jì)流程并充分利用 FPGA 的可再編程功能是我們的一個解決之道。   隨著 FPGA 技術(shù)逐步延伸至軍事電子系統(tǒng)以及嵌入式電子產(chǎn)業(yè)的幾乎全部領(lǐng)域,能發(fā)揮可編程邏輯優(yōu)勢的應(yīng)用已經(jīng)占據(jù)主流地位。通信、機(jī)載和控制系統(tǒng)尤其受益于 FPGA 的設(shè)計(jì)靈活性、現(xiàn)場重構(gòu)和并行處理功能。同時,較短的設(shè)計(jì)周期和更加簡化的驗(yàn)證過程則有助于加快應(yīng)用投入現(xiàn)場的進(jìn)程。   盡管 FPG
            • 關(guān)鍵字: Altium  FPGA  

            FPGA設(shè)計(jì)的高速FIFO電路技術(shù)

            • FPGA設(shè)計(jì)的高速FIFO電路技術(shù),本文主要介紹高速FIFO電路在數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,相關(guān)電路主要有高速A/D轉(zhuǎn)換器、FPGA、SDRAM存儲器等。圖1為本方案的結(jié)構(gòu)框圖。在大容量高速采集系統(tǒng)項(xiàng)目的開發(fā)過程中,F(xiàn)PGA作為可編程邏輯器件,設(shè)計(jì)靈活、可操作性
            • 關(guān)鍵字: 電路  技術(shù)  FIFO  高速  設(shè)計(jì)  FPGA  

            多種EDA工具的FPGA設(shè)計(jì)方案

            • 概述:介紹了利用多種EDA工具進(jìn)行FPGA設(shè)計(jì)的實(shí)現(xiàn)原理及方法,其中包括設(shè)計(jì)輸入、綜合、功能仿真、實(shí)現(xiàn)、時序仿真、配置下載等具體內(nèi)容。并以實(shí)際操作介紹了整個FPGA的設(shè)計(jì)流程。 關(guān)鍵詞: FPGA 仿真 綜合 EDA在數(shù)字
            • 關(guān)鍵字: FPGA  EDA  設(shè)計(jì)方案    

            對勾形復(fù)蘇 新需求引領(lǐng)半導(dǎo)體業(yè)革新

            •   今年4月的Globalpress電子峰會如期在美國舊金山舉行,30多家公司的密集講演折射出半導(dǎo)體業(yè)的回暖態(tài)勢,而從與會公司的發(fā)展策略和分享的熱點(diǎn)技術(shù)中,或可一窺半導(dǎo)體業(yè)下一波的發(fā)展方向。本報記者特就其中的熱點(diǎn)技術(shù)進(jìn)行探討,并就幾家公司的發(fā)展策略進(jìn)行介紹,以饗讀者。   ASIC與FPGA發(fā)力低功耗   年參加Globalpress電子峰會的企業(yè)代表中,與FPGA相關(guān)的公司數(shù)量眾多,包括Altera、Lattice(萊迪思)、QuickLogic等。而與其呈此消彼長之勢的ASIC陣營也不甘示弱,Op
            • 關(guān)鍵字: ASIC  FPGA  

            基于FPGA視頻采集中的I2C總線設(shè)計(jì)與實(shí)現(xiàn)

            • 隨著編碼理論和多媒體網(wǎng)絡(luò)應(yīng)用的發(fā)展,圖像和視頻壓縮編碼JPEG2000系統(tǒng)應(yīng)用得到逐步推廣。在此從視頻采集中I2C總線的特點(diǎn)、協(xié)議入手,著重對I2C總線設(shè)計(jì)及實(shí)現(xiàn)方法進(jìn)行介紹。基于視頻采集芯片SAA7111,提出采用VHDL語言來模擬實(shí)現(xiàn)I2C總線接口的方法,并將其嵌入到FPGA中。實(shí)驗(yàn)仿真結(jié)果證明數(shù)據(jù)是正確、穩(wěn)定、可靠的,具有一定的可借鑒性。
            • 關(guān)鍵字: 總線  設(shè)計(jì)  實(shí)現(xiàn)  I2C  集中  FPGA  視頻  基于  通信協(xié)議  

            FPGA+DSP導(dǎo)引頭信號處理中FPGA設(shè)計(jì)的關(guān)鍵技術(shù)

            • 1引言隨著同防工業(yè)對精確制導(dǎo)武器要求的不斷提高,武器系統(tǒng)總體設(shè)計(jì)方案的日趨復(fù)雜,以及電子元器件水...
            • 關(guān)鍵字: FPGA+DSP  導(dǎo)引頭  信號處理  設(shè)計(jì)  

            利用VHDL語言進(jìn)行可變速彩燈控制器的設(shè)計(jì)

            • 0引言硬件描述語言(HDL)是相對于一般的計(jì)算機(jī)軟件語言如C,Pascal而言的。HDL是用于設(shè)計(jì)硬件電子系...
            • 關(guān)鍵字: VHDL  FPGA  CPLD  可變速  彩燈控制器  

            使用RapidIO技術(shù)搭建可重構(gòu)信號處理平臺

            • 摘要:軍事領(lǐng)域常選擇ADI公司的TS201芯片用于信號處理平臺,但由于其采用基于電路交換的LINK口進(jìn)行連接,...
            • 關(guān)鍵字: FPGA  RapidIO  可重構(gòu)  信號處理  DSP  LINK口  

            Altium在Altium Designer軟件內(nèi)新增Aldec FPGA仿真技術(shù)

            •   Altium和Aldec日前簽署的OEM協(xié)議中決定將Aldec的FPGA仿真功能添加到Altium Designer軟件中去。   該協(xié)議的簽署使進(jìn)行FPGA(現(xiàn)場可編程門陣列)設(shè)計(jì)的電子產(chǎn)品設(shè)計(jì)師們?nèi)缁⑻硪?,業(yè)內(nèi)領(lǐng)先的Aldec VHDL及Verilog仿真功能實(shí)現(xiàn)了無縫集成,與Altium Designer軟件融為一體。電子產(chǎn)品設(shè)計(jì)師們可以在Altium電子產(chǎn)品設(shè)計(jì)統(tǒng)一架構(gòu)中使用久經(jīng)考驗(yàn)的Aldec仿真技術(shù)。   Altium首席執(zhí)行官Nick Martin表示:“多年來,Alti
            • 關(guān)鍵字: Altium  FPGA  Designer  

            基于CycloneII和MSP430的網(wǎng)絡(luò)數(shù)據(jù)加密實(shí)現(xiàn)

            基于NiosII的視頻采集與DVI成像研究及實(shí)現(xiàn)

            • 摘要:采用FPGA作為視頻采集控制和圖像處理芯片,配置NiosII軟核,在FPGA片內(nèi)完成圖像處理和圖像顯示控制,...
            • 關(guān)鍵字: FPGA  NiosII  DVI  圖像采集  

            基于FPGA實(shí)現(xiàn)多路模擬信號自適應(yīng)采集系統(tǒng)

            • 主要介紹基于FPGA實(shí)現(xiàn)多路模擬信號自適應(yīng)采集系統(tǒng)的設(shè)計(jì)。該系統(tǒng)主要包括軟件和硬件兩部分:硬件主要采用FPGA芯片,AD7982-1,ADG406和運(yùn)放AD824來搭建硬件平臺;軟件包括FPGA程序和事后數(shù)據(jù)處理程序。系統(tǒng)采用動態(tài)8位量化方式克服了固定8位量化對信號采集精度的影響,目前已成功用于產(chǎn)品中。
            • 關(guān)鍵字: FPGA  多路  采集系統(tǒng)  模擬信號    

            低碼率語音編碼MELP聲碼器的SOPC實(shí)現(xiàn)

            • 摘要:討論了低碼率語音編碼MELP的編解碼過程,有效降低了語音編碼碼率并能使說話者個人語音特征減弱,特...
            • 關(guān)鍵字: SOPC  MELP  語音編碼  FPGA  NiosII  

            SignalTapII ELA的FPGA在線調(diào)試技術(shù)

            • 通過對FPGA內(nèi)部信號的捕獲測試,可以實(shí)現(xiàn)對系統(tǒng)設(shè)計(jì)缺陷的實(shí)時分析和修正。與外部測試設(shè)備相比,可以總結(jié)出SignalTapII ELA的幾點(diǎn)優(yōu)越性:不占用額外的I/O引腳,不占用PCB上的空間,不破壞信號的時序和完整性,不需額外費(fèi)用;從多方面證實(shí),該測試手段可以減少調(diào)試時間,縮短設(shè)計(jì)周期。
            • 關(guān)鍵字: SignalTapII  FPGA  ELA  在線調(diào)試    
            共8361條 427/558 |‹ « 425 426 427 428 429 430 431 432 433 434 » ›|

            fsp:fpga-pcb介紹

            您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
            歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473