fpga 文章 進入fpga技術(shù)社區(qū)
高階累積量調(diào)制識別改進算法的FPGA實現(xiàn)
- 摘要:基于高階累積量的數(shù)字調(diào)制信號識別算法在低信噪比環(huán)境下識別率較低。針對這一問題,提出了高階累積量的改進算法,通過調(diào)整特征參數(shù)的判別順序先識別出MASK信號的方式,取得了較好的效果。討論了該算法的FPGA設
- 關(guān)鍵字: FPGA 高階累積量 調(diào)制識別 改進算法
利用LabVIEW和CompactRIO開發(fā)慣性檢管器
- 挑戰(zhàn):尋找石油或者天然氣管道的參考位置,并確??臻g誤差小于1米解決方案:通過使用LabVIE...
- 關(guān)鍵字: FPGA LabVIEW CompactRIO 慣性檢管器
采用WDM的精確定時器及其在冗余技術(shù)中的應用
- 采用WDM的精確定時器及其在冗余技術(shù)中的應用,提出一種設備冗余的系統(tǒng)設計方法, 為系統(tǒng)的故障檢測和切換技術(shù)提供了一種解決方案。利用此方法設計了雙冗余CAN 總線板卡以及在Window s XP 系統(tǒng)下的WDM 驅(qū)動。該模塊工作穩(wěn)定, 數(shù)據(jù)傳輸可靠, 冗余切換切實可行。并可依據(jù)實際使用要求在線修改定時查詢時間。這種冗余實現(xiàn)方法在提高設備可靠性方面具有一定的實用價值。
- 關(guān)鍵字: FPGA
基于FPGA參數(shù)關(guān)聯(lián)比較器的預分選器設計
- 引言現(xiàn)代電子戰(zhàn)環(huán)境日趨復雜,信號日趨密集,新體制雷達不斷出現(xiàn),雷達信號的各個參數(shù)以各種規(guī)律變化,因...
- 關(guān)鍵字: FPGA 預分選器 關(guān)聯(lián)比較器
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細 ]
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473