在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁 >> 主題列表 >> fpga-to-asic

            virterx技術(shù)白皮書

            • 平臺(tái)FPGA的興起隨著Virtex系列在片上系統(tǒng)(SoC)應(yīng)用中的廣泛應(yīng)用,賽靈思(Xilinx)公司引入了平臺(tái)FPGA(Platform FPGA)的概念。作為領(lǐng)先的可編程邏輯供應(yīng)商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計(jì)算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設(shè)計(jì)方法。通過實(shí)現(xiàn)大量基于FPGA的RISC處理器和處理器內(nèi)核,賽靈思在這方面已經(jīng)證實(shí)了自己的實(shí)力。最早的例子是于1991年實(shí)現(xiàn)Philip Freidin的RISC4005/R16 FPGA處理器。Vi
            • 關(guān)鍵字: FPGA  Xilinx  

            FPGA實(shí)現(xiàn)的FIR算法在汽車動(dòng)態(tài)稱重儀表中的應(yīng)用

            • 摘 要: 本文介紹了用FPGA實(shí)現(xiàn)的FIR算法,并對(duì)這種算法應(yīng)用于汽車動(dòng)態(tài)稱重儀表中的結(jié)果做了分析。實(shí)踐證明此算法用于動(dòng)態(tài)稱重具有良好的效果。關(guān)鍵詞: FPGA;FIR;動(dòng)態(tài)稱重引言車輛在動(dòng)態(tài)稱重時(shí),作用在平臺(tái)上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵(lì)、輪胎驅(qū)動(dòng)力等,給動(dòng)態(tài)稱重實(shí)現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產(chǎn)生過大的延遲導(dǎo)致不能實(shí)現(xiàn)實(shí)時(shí)處理,從而造成濾波后的信號(hào)仍然含有相當(dāng)一部分的噪聲。所以必須采用數(shù)字濾波消
            • 關(guān)鍵字: FIR  FPGA  動(dòng)態(tài)稱重  

            英特爾成功開發(fā)480Mbps之UWB收發(fā)器

            • 日前(4月7日~8日)在甫結(jié)束的日本2004年英特爾IDF論壇中,英特爾首度展示了480Mbps的UWB無線傳輸,打破該公司在去年實(shí)現(xiàn)的252Mbps紀(jì)錄。據(jù)日經(jīng)BP社消息,英特爾是采用FPGA設(shè)計(jì)LSI收發(fā)器,這代表著可以使用CMOS技術(shù),以低成本生無線USB收發(fā)器,無線傳輸技術(shù)是多頻帶OFDM(版本0.8),所用頻率3GHz~5GHz,使用3個(gè)528MHz的頻帶
            • 關(guān)鍵字: 英特爾  FPGA  Wisair  

            SoC處理器的定標(biāo)原則

            • 半導(dǎo)體器件定標(biāo)(scaling)在量上的不斷進(jìn)展蘊(yùn)育著系統(tǒng)級(jí)芯片(SoC)器件在設(shè)計(jì)和結(jié)構(gòu)上質(zhì)的深刻變化。IC器件定標(biāo)可以加強(qiáng)功率效率、增加帶寬和顯著改進(jìn)功能集成性,而要挖掘出硅的全部性能潛力,還須在設(shè)計(jì)復(fù)雜性管理和改進(jìn)設(shè)計(jì)可重用性方面做同樣的努力。代表ITRS對(duì)半導(dǎo)體定標(biāo)的一致觀點(diǎn)的一個(gè)簡易技術(shù)模型示出了芯片設(shè)計(jì)上一系列重大變化。較高層次的可編程性可以緩解經(jīng)濟(jì)上的壓力。專用處理器性能的不斷提高和器件的自動(dòng)生成將使處理器芯核在SoC結(jié)構(gòu)體系中發(fā)揮重大作用,諸如從高性能控制到以前只能由硬連接邏輯才可以實(shí)現(xiàn)的
            • 關(guān)鍵字: SoC  SoC  ASIC  

            全數(shù)字鎖相環(huán)的設(shè)計(jì)

            • 摘要:本文在說明全數(shù)字鎖相環(huán)的基礎(chǔ)上,提出了一種利用FPGA設(shè)計(jì)一階全數(shù)字鎖相環(huán)的方法,并給出了關(guān)鍵部件的RTL可綜合代碼,并結(jié)合本設(shè)計(jì)的一些仿真波形詳細(xì)描述了數(shù)字鎖相環(huán)的工作過程,最后對(duì)一些有關(guān)的問題進(jìn)行了討論。關(guān)鍵詞:全數(shù)字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術(shù)在眾多領(lǐng)域得到了廣泛的應(yīng)用。如信號(hào)處理,調(diào)制解調(diào),時(shí)鐘同步,倍頻,頻率綜合等都應(yīng)用到了鎖相環(huán)技術(shù)。傳統(tǒng)的鎖相環(huán)由模擬電路實(shí)現(xiàn),而全數(shù)字鎖相環(huán)(DPLL)與傳統(tǒng)的模擬電路實(shí)現(xiàn)的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
            • 關(guān)鍵字: DPLL  FPGA  FSK  全數(shù)字鎖相環(huán)  

            Cypress微系統(tǒng)公司推出用于PSoCTM混合信號(hào)陣列的集成開發(fā)環(huán)境

            • 賽普拉斯半導(dǎo)體(Cypress Semiconductor)公司的子公司賽普拉斯微系統(tǒng)有限公司(Cypress MicroSystems)于今日宣布推出用于其可編程系統(tǒng)級(jí)芯片(PSOCTM)混合信號(hào)陣列的PSoC Designer 4.0集成開發(fā)環(huán)境(IDE)。PSoC Designer 4.0是一個(gè)完整的圖形成套工具,它通過提供“點(diǎn)擊”系統(tǒng)設(shè)計(jì)能力而為用戶利用PSoC的功能和靈活性給予了幫助。PSoC Designer 4.0提供了設(shè)備和應(yīng)用程序編輯器以及一個(gè)簡單圖形用戶接口(GUI)下的編譯器、調(diào)試器
            • 關(guān)鍵字: 賽普拉斯  SoC  ASIC  

            日月光定購多臺(tái)科利登的SoC測試系統(tǒng)Octet

            • 來自美國加州弗雷蒙特市的消息--日月光測試有限公司(納斯達(dá)克股票代碼:ASTSF)業(yè)界最大的獨(dú)立半導(dǎo)體測試服務(wù)供應(yīng)商定購了22臺(tái)科利登的SoC 測試系統(tǒng),包括多臺(tái)高性能的Octet,用于計(jì)算機(jī)芯片組和圖形器件的高量產(chǎn)生產(chǎn)測試。日月光之所以選用該系統(tǒng)是基于其成熟的成本效益高的系統(tǒng)性能和測試能力,可以滿足下一代器件技術(shù),如高速總線系統(tǒng),不斷增長的對(duì)測試系統(tǒng)測試容量和范圍的要求。日月光美國、歐洲兼日本區(qū)總裁Tien Wu說:“科利登的SoC測試系統(tǒng)提供給我們客戶可持續(xù)的產(chǎn)品面市和成本優(yōu)勢。Octet與科利登Qu
            • 關(guān)鍵字: 科利登  SoC  ASIC  

            2003年,Wim Roelandts 成為賽靈思董事會(huì)主席

            •   2003年,Wim Roelandts 成為董事會(huì)主席。Bernie Vonderschmitt 離職:公司的最后一個(gè)創(chuàng)始人為我們留下了寶貴的財(cái)富。
            • 關(guān)鍵字: 賽靈思  FPGA  

            2003年,賽靈思推出 Spartan-3 系列產(chǎn)品

            •   2003年,推出 Spartan-3 系列產(chǎn)品。世界上首款 90nm FPGA 也是世界上成本最低的 FPGA。Spartan-3 技術(shù)讓我們領(lǐng)先競爭者一大步,并使我們處于領(lǐng)先高級(jí)半導(dǎo)體制造商的地位。
            • 關(guān)鍵字: 賽靈思  FPGA  Spartan-3  

            安捷倫科技與北京大學(xué)共同成立SOC測試教育中心和SOC測試工程中心

            • 全球領(lǐng)先的跨國高科技公司安捷倫科技(NYSE: A)與北京大學(xué)微電子學(xué)研究院(IMEPKU)今天共同宣布成立北京大學(xué)—安捷倫科技SOC測試教育中心和北京大學(xué)—安捷倫科技SOC測試工程中心。北京大學(xué)—安捷倫科技SOC測試教育中心是華北地區(qū)首家SOC測試教育中心,將加速北京大學(xué)乃至中國半導(dǎo)體測試技術(shù)的研究和發(fā)展。同時(shí),北京大學(xué)—安捷倫科技SOC測試教育和工程中心也將與業(yè)界開展廣泛的合作,致力于推動(dòng)中國半導(dǎo)體產(chǎn)業(yè)的發(fā)展。這項(xiàng)合作是知名高校與跨國高科技企業(yè)合作的成功典范,對(duì)國家“十五”發(fā)展計(jì)劃提供進(jìn)一步的有力支持
            • 關(guān)鍵字: 安捷倫  SoC  ASIC  

            2003年,賽靈思宣布將歐洲總部設(shè)在都柏林

            •   2003年,賽靈思完成了主要擴(kuò)展,并且宣布將歐洲總部設(shè)在都柏林。
            • 關(guān)鍵字: 賽靈思  FPGA  

            用CPLD和外部SRAM構(gòu)成大容量FIFO的設(shè)計(jì)

            • 摘要:對(duì)照一般通用FIFO的外部控制線,以及視頻服務(wù)器應(yīng)用的具體要求,設(shè)計(jì)完成用CPLD和外部SRAM構(gòu)成的大容量、廉價(jià)、高速FIFO,除了可以滿足視頻服務(wù)器碼流緩沖的需要外,也可以作為一個(gè)通用的大容量FIFO。關(guān)鍵詞:視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Academy
            • 關(guān)鍵字: 視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO  存儲(chǔ)器  

            新型眼科B型超聲診斷儀

            • 摘要:本設(shè)計(jì)以Winbond公司的W78E58單片機(jī)為系統(tǒng)的控制核心,采用最新的FPGA設(shè)計(jì)技術(shù),并應(yīng)用Averlogic公司的大容量圖像存儲(chǔ)FIFO使采樣控制模塊和顯示控制模塊相對(duì)獨(dú)立,從而使本儀器具有很高的集成化程度、很強(qiáng)的設(shè)計(jì)靈活性。同時(shí),由于FPGA的大容量允許采用較復(fù)雜的數(shù)據(jù)處理,從而大大提高了診斷儀的成像質(zhì)量。關(guān)鍵詞 B超 反射法 FPGA FIFO前言改革開放以來,全國人民生活水平日益提高,健康越來越受到人們的高度重視。眼睛是心靈的窗戶,眼睛的健康對(duì)人們來說更是重要。眼病的
            • 關(guān)鍵字: B超  FIFO  FPGA  反射法  設(shè)備診斷類  

            精簡的FPGA編程方法

            • 引言便攜式、小型的儀表和設(shè)備是一個(gè)非常重要的應(yīng)用領(lǐng)域,在未來一段時(shí)間內(nèi)會(huì)有比較大的市場。而FPGA等現(xiàn)場可編程器件也是正在興起與普及的一種器件,把FPGA更好地運(yùn)用到上述儀表和設(shè)備中,可以減少這些儀器、設(shè)備的開發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積等。在許多應(yīng)用場合,如大型設(shè)備中的板卡,比較適合采用標(biāo)準(zhǔn)的FPGA編程電路。但是對(duì)于便攜式設(shè)備的應(yīng)用場合,采用標(biāo)準(zhǔn)電路聯(lián)系FPGA與CPU需要消耗的資源太多。許多DSP芯片只有2個(gè)通用I/O引腳,所以如果能只使用1~2個(gè)引腳就完成FPGA編程功能,意
            • 關(guān)鍵字: FPGA  

            基于FPGA的直接數(shù)字頻率合成器的設(shè)計(jì)和實(shí)現(xiàn)

            • 概述直接數(shù)字頻率合成技術(shù)(Direct Digital Frequency Synthesis,即DDFS,一般簡稱DDS),是從相位概念出發(fā)直接合成所需要波形的一種新的頻率合成技術(shù)。目前各大芯片制造廠商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能、多功能的DDS芯片,為電路設(shè)計(jì)者提供了多種選擇。然而在某些場合,專用DDS芯片在控制方式、置頻速率等方面與系統(tǒng)的要求差距很大,這時(shí)如果用高性能的FPGA器件來設(shè)計(jì)符合自己需要的DDS電路,就是一個(gè)很好的解決方法。ACEX 1K器件是Altera公司著眼于通信、音
            • 關(guān)鍵字: FPGA  
            共6774條 450/452 |‹ « 443 444 445 446 447 448 449 450 451 452 »

            fpga-to-asic介紹

            您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
            歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

            熱門主題

            FPGA-to-ASIC    樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473