fpga-to-asic 文章 進入fpga-to-asic技術社區(qū)
MC33289在汽車防抱死制動系統(tǒng)中的應用
- 摘 要:MC33289是Motorola公司推出的SMARTMOS智能模擬芯片中的高端驅動器。本文將其應用在汽車防抱死制動系統(tǒng)(ABS)中 ,通過CPU和FPGA的設計,實現(xiàn)在驅動電磁閥的同時對電磁閥及整個驅動部分進行靜態(tài)和動態(tài)檢測的功能。關鍵詞:MC33289;防抱死制動系統(tǒng)(ABS);FPGA MC33289性能MC33289是Motorola公司推出的高端驅動芯片,主要應用在汽車和工業(yè)領域驅動電磁閥等典型的感性負載。此器件在同一表貼封裝中包含兩個功率輸出開關,每個開關由一個
- 關鍵字: FPGA MC33289 防抱死制動系統(tǒng)(ABS)
高速大容量數(shù)據采集板卡的SDRAM控制器設計
- 摘 要:本文對高速、高精度大容量數(shù)據采集板卡所采用的SDRAM控制器技術進行了討論,詳細介紹了基于FPGA的SDRAM控制器的設計、命令組合以及設計仿真時序,并將該技術應用于基于PCI總線的100MHz單通道 AD9432高速大容量數(shù)據采集板卡,最后給出了板卡測試結果。關鍵詞:SDRAM;FPGA;AD9432 引言高速數(shù)據采集具有系統(tǒng)數(shù)據吞吐率高的特點,要求系統(tǒng)在短時間內能夠傳輸并存儲采集結果。因此,采集數(shù)據的快速存儲能力和容量是制約加快系統(tǒng)速度和容許采集時間的主要因素之一。通常用于數(shù)據采
- 關鍵字: AD9432 FPGA SDRAM 存儲器
I2C總線控制器的VHDL設計及實現(xiàn)
- 摘 要:本文用VHDL設計了一個簡潔而實用的I2C總線控制器,介紹了詳細的設計思路和在FPGA中的實現(xiàn),并給出了在嵌入式系統(tǒng)設計中的使用方法。關鍵詞:I2C總線;VHDL;FPGA 引言I2C總線以其接口簡單、使用靈活等突出優(yōu)點在數(shù)字系統(tǒng)中獲得了廣泛的應用。尤其在嵌入式系統(tǒng)中,I2C總線被普遍用來連接CPU/MCU和外圍器件。I2C總線規(guī)范經過十幾年的實踐,發(fā)展了多層標準。從傳輸速率上劃分,有標準模式(100Kbit/s),快速模式(400Kbit/s),高速模式(3
- 關鍵字: FPGA I2C總線 VHDL
將處理器集成入FPGA的整合之道
- 引言現(xiàn)有的FPGA設計策略只是將FPGA看作一個單個元件,且需要依靠HDL輸入(HDL capture)和仿真的手段來進行元件設計和驗證。而在將處理器集成入FPGA,試圖在可編程部件中成就一個完全內嵌的系統(tǒng)時,其所呈現(xiàn)出的復雜性是現(xiàn)有方法無法有效解決的。若想對嵌入到FPGA中基于處理器的整個數(shù)字系統(tǒng)進行輸入、運行及調試,工程技術人員需要有一個集合各種工程軟硬件設計工具,在一個集成化的FPGA執(zhí)行環(huán)境中協(xié)調工作的理想設計平臺。本文概述了開發(fā)這種系統(tǒng)所必須面對的各種設計挑戰(zhàn),并講解了Altium公司的最新電子
- 關鍵字: FPGA
CPLD在合成孔徑雷達目標模擬視頻板設計中的應用
- 摘 要:本文介紹了一種合成孔徑雷達目標模擬視頻板卡的設計實例,它采用Altera公司的EMP7128S及MAX+PLUS-II 開發(fā)系統(tǒng)實現(xiàn)。由于采用該器件,簡化了電路設計,減小了設備體積,同時也使設備的可靠性和設計的靈活性大大提高。關鍵詞:合成孔徑雷達;FPGA/CPLD;PCI接口;乒乓結構引言合成孔徑雷達(Synthetic Aperture Radar,簡稱SAR)是以合成孔徑原理和脈沖壓縮技術為理論基礎,以高速數(shù)字處理和精確運動補償為前提條件的高分辨率成像雷達。對于合成孔徑雷達成像處
- 關鍵字: FPGA/CPLD PCI接口 合成孔徑雷達 乒乓結構
以系統(tǒng)為中心的全層次納米級SoC設計方法學
- 引言2003年SoC的收入達到了310億美元,隨著通信行業(yè)及個人電子設備市場的快速發(fā)展,這一數(shù)字有望在2008年再翻上一番。其主要應用領域包括:數(shù)字蜂窩式移動電話及基礎設施、存儲設備、視頻游戲機、消費類顯示設備、圖形卡、數(shù)字電視、個人電腦用主板、寬帶接入設備以及DVD等。個人電子設備需求的持續(xù)上升表示SoC設計正發(fā)展到一個轉折點,因為此類系統(tǒng)的產品壽命一般都不會超過一年,而新產品的問世周期為兩年。研究表明,一項高科技新產品只要延遲上市6個月,其生命周期內的收入就要減少大概30%。而且,近年來這種商業(yè)影響有
- 關鍵字: Cadence SoC ASIC
基于FPGA的專用信號處理器設計和實現(xiàn)
- 摘 要:本文介紹基于FPGA、用VHDL語言編程實現(xiàn)矢量脫靶量測量專用信號處理器的方法。有效利用FPGA片內硬件資源,無需外圍電路,高度集成,實現(xiàn)了對復數(shù)數(shù)據進行去直流、加窗、512點FFT和求模平方運算。 關鍵詞:512點FFT;FPGA;蝶形運算 前言矢量脫靶量測量系統(tǒng)中,信號處理電路模塊的主要任務是完成目標檢測、數(shù)據存儲以及給其它單元控制信號。系統(tǒng)所進行的目標檢測需要計算信號的功率譜,所以先要對采集到的多通道(8路)數(shù)據按512點為一幀,作FFT處理,得到其頻譜。為了監(jiān)測接收機工作狀態(tài),需要在頻域
- 關鍵字: 512點FFT FPGA 蝶形運算
一種基于FPGA的直接序列擴頻基帶處理器
- 摘 要:本文設計實現(xiàn)了一種基于FPGA的直接序列擴頻基帶處理器,并闡述了其基本原理和設計方案。關鍵詞:擴頻;FPGA;數(shù)字匹配濾波器;基帶處理器引言擴頻通信技術具有抗干擾、抗多徑、保密性好、不易截獲以及可實現(xiàn)碼分多址等許多優(yōu)點,已成為無線通信物理層的主要通信手段。本文設計開發(fā)了一種基于直接序列擴頻技術(DS-SS)的基帶處理器。直接序列擴頻通信直接序列擴頻通信系統(tǒng)原理框圖如圖1所示。該處理器由FPGA芯片,完成圖1中兩虛線框所示的基帶信號處理部分。擴頻方式為11位bar
- 關鍵字: FPGA 基帶處理器 擴頻 數(shù)字匹配濾波器
低功耗SoC存儲器設計選擇
- 當今的設計師面對無數(shù)的挑戰(zhàn):一方面他們必須滿足高技術產品不斷擴展的特性需求,另一方面卻不得不受到無線和電池裝置的電源限制。沒有任何技術在這方面的要求比SoC的設計更為明顯,在這種設計中,高級工藝比從前復雜的多。然而,上述技術造成了新的電源問題?,F(xiàn)代SoC系統(tǒng)的關鍵之一就是:嵌入存儲器在芯片中的比例在不斷增長。當存儲器開始主導SoC時,應用節(jié)能技術使存儲器獲得系統(tǒng)電源變得十分重要。重要問題之一就是:在系統(tǒng)結構方面,是嵌入系統(tǒng)存儲器還是把存儲器放在SoC之外。在以前的技術中,電源不是要考慮的一個主要因素,而成
- 關鍵字: Mosys SoC ASIC
基于ARM內核的手持設備SoC
- 摘 要:本文研究并開發(fā)了一款針對手持設備、內嵌ARM7TDMI內核的系統(tǒng)芯片。在設計這款芯片的過程中,MP3算法的軟硬件分割和芯片的低功耗設計是主要挑戰(zhàn)。本文介紹了該系統(tǒng)芯片的結構,并著重介紹了軟硬件分割和低功耗設計技術。關鍵詞:系統(tǒng)芯片;低功耗;ARM;MP3 引言隨著半導體技術的進步和芯片設計方法—IP重用技術的出現(xiàn),SoC在消費類電子產品中已經越來越普遍。本課題組去年啟動了稱為Garfield的SoC項目。Garfield定義為一款面向中低端PDA的
- 關鍵字: ARM MP3 低功耗 系統(tǒng)芯片 SoC ASIC
利用SoC單片機的多功能數(shù)據采集卡
- 摘 要:本文介紹了一種SoC單片機控制的多功能數(shù)據采集卡,在輸入通道中增加程控濾波、程控增益放大器和多級陷波電路,采集卡的功能選擇和參數(shù)改變均由SoC單片機軟件控制。本文給出了關鍵部分的電路圖、元件參數(shù)和實測數(shù)據。關鍵詞:SoC 單片機;程控放大;程控陷波 引言目前大多數(shù)的數(shù)據采集卡并不能適應工業(yè)控制現(xiàn)場或像野外那樣存在多種噪聲干擾的使用環(huán)境,特別是對50Hz工頻干擾及其諧波干擾無法起到抑制作用。在這種情況下,采集到的數(shù)據往往有很多錯誤或者采集卡無法正常工作。本數(shù)據采
- 關鍵字: SoC 單片機 程控放大 程控陷波 SoC ASIC
DSP和FPGA在圖像傳輸系統(tǒng)中的應用和實現(xiàn)
- 摘 要:本文重點介紹基于DSP和FPGA、采用中頻數(shù)字化方法,以及QPSK擴頻調制技術來實現(xiàn)圖像的無線傳輸。對擴頻通信系統(tǒng)的同步問題提出了一種實現(xiàn)方法,并給出了部分實驗結果。關鍵詞:圖像傳輸;擴頻通信;同步;FPGA;DSP 視頻通信是目前計算機和通信領域的一個熱點。而無線擴頻與有線相比,有其固有的優(yōu)越性,如聯(lián)網方便、費用低廉等。所以開發(fā)無線擴頻實時圖像傳輸系統(tǒng)有很高的實用價值。 系統(tǒng)設計在短距離通信中,通??梢栽谑瞻l(fā)端加入奇偶校驗、累加和校驗等出錯重發(fā)的防噪聲措施
- 關鍵字: DSP FPGA 擴頻通信 同步 圖像傳輸
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473