fpga-to-asic 文章 進(jìn)入fpga-to-asic技術(shù)社區(qū)
ARM加快基于AMBA3AXI的SoC產(chǎn)品上市時(shí)間
- AMBA BusMatrix和AMBA Designer技術(shù)令復(fù)雜SoC設(shè)計(jì)的關(guān)鍵階段得以實(shí)現(xiàn)自動(dòng)化和簡化 ARM 公司在于加利福尼亞州圣塔克萊拉市舉行的第二屆ARM開發(fā)者年度大會上發(fā)布了用于嵌入式系統(tǒng)設(shè)計(jì)的ARM AMBA? BusMatrixTM和AMBA DesignerTM產(chǎn)品。AMBA BusMatrix互連使得系統(tǒng)架構(gòu)師能夠?qū)π阅苓M(jìn)行最優(yōu)化,AMBA Designer工具則對子系統(tǒng)的快速配置提供了可能。 AMBA&
- 關(guān)鍵字: ARM SoC ASIC
8 位微控制器在SoC 的應(yīng)用
- 過去15 年來,許多人都曾預(yù)測8 位微控制器即將退出舞臺,然而這卻是電子產(chǎn)業(yè)失誤最大的預(yù)測之一;事實(shí)上,雖然16 和32 位產(chǎn)品已極為常見,8 位微控制器的需求仍繼續(xù)成長,總值約達(dá)到今日100 億美元全球微控制器市場的一半。推動(dòng)8 位市場快速發(fā)展及成長的動(dòng)力主要來自于8 位產(chǎn)品效能的大幅提升,特別是以8051 系列為基礎(chǔ)的產(chǎn)品,其它原因還包括芯片內(nèi)建功能的加強(qiáng)以及不斷縮小的封裝體積。今天,這類組件已能提供高達(dá)100&
- 關(guān)鍵字: SoC SoC ASIC
基于FPGA的毫米波多目標(biāo)信號形成技術(shù)的研究
- 毫米波多目標(biāo)信號發(fā)生器通過模擬的方法產(chǎn)生多種類型高精度的雷達(dá)多目標(biāo)回波信號,在實(shí)際雷達(dá)系統(tǒng)前端不具備的條件下對雷達(dá)系統(tǒng)后級進(jìn)行調(diào)試,便于制導(dǎo)武器的性能測試,大大加快新武器的研制進(jìn)程。毫米波多目標(biāo)信號產(chǎn)生的關(guān)鍵是要求回波信號距離分辨率極高,常規(guī)的多目標(biāo)信號產(chǎn)生方法如使用數(shù)字延時(shí)線產(chǎn)生多目標(biāo)之間的延時(shí),其控制不靈活,并且有些延時(shí)線需要接ECL電源,使用不方便也增加了設(shè)計(jì)的復(fù)雜度。使用分立元件實(shí)現(xiàn)延時(shí)則使電路元件過多,電路的穩(wěn)定性及延時(shí)的精確性也會大大降低。本文介紹一種新的產(chǎn)生毫米波雷達(dá)模擬器的多目標(biāo)信號的方法
- 關(guān)鍵字: FPGA
FPGA 設(shè)計(jì)的四種常用思想與技巧
- 本文討論的四種常用FPGA/CPLD設(shè)計(jì)思想與技巧:乒乓操作、串并轉(zhuǎn)換、流水線操作、數(shù)據(jù)接口同步化,都是FPGA/CPLD 邏輯設(shè)計(jì)的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計(jì)思想能在FPGA/CPLD設(shè)計(jì)工作種取得事半功倍的效果。 FPGA/CPLD的設(shè)計(jì)思想與技巧是一個(gè)非常大的話題,由于篇幅所限,本文僅介紹一些常用的設(shè)計(jì)思想與技巧,包括乒乓球操作、串并轉(zhuǎn)換、流水線操作和數(shù)據(jù)接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導(dǎo)日后的設(shè)計(jì)工作,將取得事半功倍的效果! 乒乓操作
- 關(guān)鍵字: FPGA 嵌入式
大型設(shè)計(jì)中FPGA的多時(shí)鐘策略
- 利用FPGA 實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA 具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA 設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過程中最重要的一步是確定要用多少個(gè)不同的時(shí)鐘,以及如何進(jìn)行布線,本文將對這些設(shè)計(jì)策略深入闡述。 FPGA 設(shè)計(jì)的第一步是決定需要什么樣的時(shí)鐘速率,設(shè)計(jì)中最快的時(shí)鐘將確定FPGA 必須能處理的時(shí)鐘速率。最快時(shí)鐘速率由設(shè)計(jì)中兩個(gè)觸發(fā)器之間一個(gè)信號的傳輸時(shí)間P 來決定,如果P 大于時(shí)鐘周期T,則當(dāng)信號在一個(gè)觸發(fā)
- 關(guān)鍵字: FPGA 嵌入式
自適應(yīng)算術(shù)編碼的FPGA實(shí)現(xiàn)
- 算術(shù)編碼是一種無失真的編碼方法,能有效地壓縮信源冗余度,屬于熵編碼的一種。算術(shù)編碼的一個(gè)重要特點(diǎn)就是可以按分?jǐn)?shù)比特逼近信源熵,突破了Haffman編碼每個(gè)符號只不過能按整數(shù)個(gè)比特逼近信源熵的限制。對信源進(jìn)行算術(shù)編碼,往往需要兩個(gè)過程,第一個(gè)過程是建立信源概率表,第二個(gè)過程是對信源發(fā)出的符號序列進(jìn)行掃描編碼。而自適應(yīng)算術(shù)編碼在對符號序列進(jìn)行掃描的過程中,可一次完成上述兩個(gè)過程,即根據(jù)恰當(dāng)?shù)母怕使烙?jì)模型和當(dāng)前符號序列中各符號出現(xiàn)的頻率,自適應(yīng)地調(diào)整各符號的概率估計(jì)值,同時(shí)完成編碼。盡管從編碼效率上看不如已
- 關(guān)鍵字: FPGA 嵌入式
基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)
- 提出了一種基于FPGA和USB的高速數(shù)據(jù)傳輸、記錄及顯示系統(tǒng)的設(shè)計(jì)方案,并對其中的低電壓差分信號(LVDS)傳輸方式、FPGA功能模塊以及USB傳輸模塊等進(jìn)行了介紹。
- 關(guān)鍵字: FPGA USB 高速數(shù)據(jù)傳輸 記錄
多處理器系統(tǒng)芯片設(shè)計(jì):IP重用和嵌入式SOC開發(fā)的邏輯方法
- 硅芯片技術(shù)的飛速發(fā)展給SOC設(shè)計(jì)帶來新的危機(jī)。為了保持產(chǎn)品的競爭力,新的通信產(chǎn)品、消費(fèi)產(chǎn)品和計(jì)算機(jī)產(chǎn)品設(shè)計(jì)必須在功能、可靠性和帶寬方面有顯著增長,而在成本和功耗方面有顯著的下降。 與此同時(shí),芯片設(shè)計(jì)人員面臨的壓力是在日益減少的時(shí)間內(nèi)設(shè)計(jì)開發(fā)更多的復(fù)雜硬件系統(tǒng)。除非業(yè)界在SOC設(shè)計(jì)方面采取一種更加有效和更加靈活的方法,否則投資回報(bào)障礙對許多產(chǎn)品來說就簡直太高了。半導(dǎo)體設(shè)計(jì)和電子產(chǎn)品發(fā)明的全球性步伐將會放緩。 &
- 關(guān)鍵字: 硅芯片技術(shù) SoC ASIC
基于FPGA的數(shù)字復(fù)接系統(tǒng)幀同步器設(shè)計(jì)與實(shí)現(xiàn)
- 介紹了應(yīng)用FPGA技術(shù)進(jìn)行幀同步器設(shè)計(jì)的實(shí)現(xiàn)原理、系統(tǒng)框圖及設(shè)計(jì)中需要注意的問題,給出了用VHDL描述的幾個(gè)模塊的源代碼。
- 關(guān)鍵字: FPGA 數(shù)字復(fù)接 系統(tǒng) 幀同步器
MIPS 擴(kuò)展硬IP核系列,為SoC設(shè)計(jì)人員提供高性能核心
- 業(yè)界標(biāo)準(zhǔn)處理器架構(gòu)與數(shù)字消費(fèi)性及商業(yè)應(yīng)用核心解決方案提供商 MIPS 科技(美普思科技,Nasdaq:MIPS)宣布,在其硬核知識產(chǎn)權(quán)(IP)核產(chǎn)品線中增加兩個(gè)產(chǎn)品。MIPS32?24Kc? 和4KEc? 硬核增加了該公司可合成IP核產(chǎn)品線,為剛剛啟動(dòng)的、無工廠化半導(dǎo)體公司,以及想將MIPS 科技業(yè)界領(lǐng)先的 32位架構(gòu)應(yīng)用利用可于廣泛用于的數(shù)字消費(fèi)產(chǎn)品的MIPS 科技業(yè)界領(lǐng)先的 32位架構(gòu)
- 關(guān)鍵字: MIPS SoC ASIC
多媒體應(yīng)用需要多處理器SoC的設(shè)計(jì)
- 多媒體應(yīng)用需要多處理器SoC的設(shè)計(jì) 移動(dòng)電話正成為手持終端娛樂的中心,其同時(shí)也可作為復(fù)雜的寬帶無線電話發(fā)揮作用。用戶因?yàn)槠涞臒o線功能而選用移動(dòng)電話,但一旦隨身攜帶,用戶則進(jìn)一步希望其還能作為PDA、MP3播放器、數(shù)碼相機(jī)、攝像機(jī)、視頻播放機(jī)以及游戲機(jī)等?! ¢_發(fā)這樣的多媒體設(shè)備面臨著巨大的技術(shù)挑戰(zhàn),特別是在服務(wù)質(zhì)量、響應(yīng)性以及電池壽命方面尤為如此。最終的解決方案在于依靠被高度集成到片上系統(tǒng)技術(shù)中的多個(gè)處理引擎?! ≌埧紤]用戶面臨的以下情境: --消費(fèi)者使用無線電話作為帶耳機(jī)的MP3播
- 關(guān)鍵字: 德州儀器公司 (TI) SoC ASIC
可配置處理器應(yīng)用日趨紅火
- 可配置處理器應(yīng)用日趨紅火 可配置處理器在你的設(shè)計(jì)中可能是一個(gè)經(jīng)濟(jì)實(shí)惠的元件,但也可能是一個(gè)演進(jìn)中的抽象概念?! ∪绻蚝芏嗳嗽儐柸绾味x可配置系統(tǒng),你會發(fā)現(xiàn)每個(gè)人的定義都取決于如何對系統(tǒng)元件進(jìn)行抽象的假定。對于嵌入式系統(tǒng)來說,抽象通常應(yīng)用于系統(tǒng)的硬件部分以及任何相應(yīng)的軟件。定義可配置系統(tǒng)的一個(gè)共同思路是在不大改動(dòng)系統(tǒng)平臺的情況下具有改變系統(tǒng)特性和行為的靈活性。每一個(gè)可配置性定義之間的差異在于如何解釋大改系統(tǒng)平臺的含義(參閱附文:《可配置觀點(diǎn)》)?! ∧阍O(shè)備的成本要求和靈活性需求使各種類型
- 關(guān)鍵字: ASIC
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
![備案](https://webstorage.eepw.com.cn/images/2013/index/biaoshi.gif)