在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁(yè) >> 主題列表 >> fpga-to-asic

            FPGA的SoC和專用化趨勢(shì)

            •   過(guò)去一年中,F(xiàn)PGA巨頭賽靈思(Xilinx)在中國(guó)大舉構(gòu)建生態(tài)系統(tǒng),其速度和力度讓人吃驚。2006年末,賽靈思公司董事會(huì)主席、總裁兼CEOWimRoelandts來(lái)華宣布了“促進(jìn)中國(guó)電子設(shè)計(jì)創(chuàng)新”的在華發(fā)展戰(zhàn)略,主要內(nèi)容包括加強(qiáng)客戶支持力度、建立良好生態(tài)網(wǎng)絡(luò)、投資新興半導(dǎo)體公司以及培養(yǎng)未來(lái)工程設(shè)計(jì)人才,拉開(kāi)了賽靈思在中國(guó)大舉擴(kuò)張的序幕。   隨后,賽靈思宣布設(shè)立了金額達(dá)7500萬(wàn)美元的亞太區(qū)技術(shù)基金,投資那些基于可編程邏輯、為重點(diǎn)行業(yè)開(kāi)發(fā)創(chuàng)新應(yīng)用的公司。2007年,賽靈思又分別在上海張江和江蘇無(wú)錫
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  SoC  MCU和嵌入式微處理器  

            SOPC中自定義外設(shè)和自定義指令性能分析

            •   引言   NiosII是一個(gè)嵌入式軟核處理器,除了可以根據(jù)需要任意添加已經(jīng)提供的各種外設(shè)以外,用戶還可以通過(guò)定制自定義外設(shè)和自定義指令的方式來(lái)滿足各種應(yīng)用需求。定制用戶外設(shè)和用戶指令是使用NiosII嵌入式軟核處理器的重要特征。定制的用戶外設(shè)能夠以“硬件加速器”的形式實(shí)現(xiàn)各種各樣用戶要求的功能;同時(shí)定制的用戶指令,可以把一個(gè)復(fù)雜的標(biāo)準(zhǔn)指令序列簡(jiǎn)化為一條用硬件實(shí)現(xiàn)的單個(gè)指令,以增強(qiáng)對(duì)實(shí)時(shí)軟件算法的處理能力。近來(lái),隨著國(guó)內(nèi)SOPC開(kāi)發(fā)的逐步深入,這兩者的性能開(kāi)始成為一個(gè)關(guān)注的焦點(diǎn)。本文通過(guò)CRC32對(duì)S
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SOPC  自定義指令  SoC  ASIC  

            FPGA加速滲透非傳統(tǒng)應(yīng)用領(lǐng)域

            •   自從1985年首款FPGA器件誕生以來(lái),F(xiàn)PGA產(chǎn)業(yè)一方面修煉內(nèi)功——從技術(shù)上來(lái)說(shuō),工藝從2μm發(fā)展到65nm,晶體管數(shù)量從8.5萬(wàn)個(gè)增長(zhǎng)到10億個(gè)以上;另一方面向外擴(kuò)張——應(yīng)用領(lǐng)域從最初的通信業(yè)不斷向消費(fèi)電子、汽車、工業(yè)控制等滲透,同時(shí)在不斷“蠶食”DSP、ASIC、ASSP和嵌入式處理器的市場(chǎng)。如今,Xilinx、Altera和Actel等FPGA產(chǎn)業(yè)的領(lǐng)導(dǎo)廠商也不再是20多年前的孤軍奮戰(zhàn),在其周圍,F(xiàn)PGA開(kāi)發(fā)和應(yīng)用的生態(tài)系統(tǒng)已然初步形成,大大促進(jìn)了FPGA產(chǎn)業(yè)的發(fā)展。   “非傳統(tǒng)”應(yīng)用領(lǐng)域
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  晶體管  DSP  MCU和嵌入式微處理器  

            基于FPGA的圖像邊緣檢測(cè)

            •   引言   圖像邊緣檢測(cè)是圖像處理的一項(xiàng)基本技術(shù),在工業(yè)、醫(yī)學(xué)、航天和軍事等領(lǐng)域有著廣泛的應(yīng)用。圖像處理的速度一直是一個(gè)難題。雖然DSP具備指令流水線特性和很高的處理速度,但其速度仍然很受限制,而利用高速可編程邏輯器件FPGA/CPLD來(lái)設(shè)計(jì)圖像邊緣檢測(cè)器可以很好的克服這個(gè)問(wèn)題,是一種全新的解決方案。   1 圖像邊緣檢測(cè)算法   用于圖像邊緣檢測(cè)的算法很多,諸如Rorberts算子、Sobel算子、Prewitt算子、Laplaceian算子等,由于Sobel算法只涉及到加法操作,并且可以取得很
            • 關(guān)鍵字: 測(cè)試  測(cè)量  FPGA  圖像邊緣檢測(cè)  DSP  MCU和嵌入式微處理器  

            FARADAY選擇CADENCE VOLTAGESTORM用于高級(jí)65納米低功耗簽收

            •   Cadence設(shè)計(jì)系統(tǒng)公司與領(lǐng)先的ASIC和硅智產(chǎn)(SIP)無(wú)晶圓IC設(shè)計(jì)公司智原科技宣布智原已經(jīng)采用Cadence® VoltageStorm® 功率分析技術(shù)進(jìn)行低功耗簽收,并支持智原的尖端低功耗設(shè)計(jì)。智原使用VoltageStorm的靜態(tài)和動(dòng)態(tài)功率分析檢驗(yàn)其高級(jí)低功耗設(shè)計(jì)技術(shù),包括功率門(mén)控、去耦合電容優(yōu)化和多電源多電壓(MSMV)規(guī)劃。   智原有一套現(xiàn)成的功率分析解決方案,目前已經(jīng)成功發(fā)展到90納米級(jí)別。不過(guò)由于意識(shí)到了65納米及以下級(jí)別低功耗簽收帶來(lái)的新技術(shù)挑戰(zhàn),智原對(duì)目前市
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Cadence  IC  ASIC  MCU和嵌入式微處理器  

            FPGA與DDR3 SDRAM的接口設(shè)計(jì)

            •     DDR3 SDRAM內(nèi)存的總線速率達(dá)到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達(dá)到2Gbits的高密度。這個(gè)架構(gòu)毫無(wú)疑問(wèn)更快、更大,每比特的功耗也更低,但是如何實(shí)現(xiàn)FPGA和DDR3 SDRAM DIMM條的接口設(shè)計(jì)呢?   關(guān)鍵字:均衡(leveling)   如果FPGA&nbs
            • 關(guān)鍵字: FPGA  DDR3  SDRAM  接口  模擬IC  電源  

            基于MAX+plusⅡ開(kāi)發(fā)平臺(tái)的EDA設(shè)計(jì)方法

            •     MAX + plus Ⅱ是美國(guó)Altera 公司的一種EDA 軟件,用于開(kāi)發(fā)CPLD 和FPGA 進(jìn)行數(shù)字系統(tǒng)的設(shè)計(jì)。用圖形輸入方式和文本輸入方式設(shè)計(jì)了一模60計(jì)數(shù)器,介紹了數(shù)字系統(tǒng)設(shè)計(jì)的一般方法和過(guò)程,揭示了其在數(shù)字系統(tǒng)中的重要作用。        EDA ( Elect ronic Design 
            • 關(guān)鍵字: MAX+plusⅡ  開(kāi)發(fā)平臺(tái)  EDA  CPLD  FPGA  EDA  IC設(shè)計(jì)  

            32位單精度浮點(diǎn)乘法器的FPGA實(shí)現(xiàn)

            • 本文使用Altera Quartus II 4.1仿真軟件, 采用的器件是EPF10K100EQ 240 -1, 對(duì)乘法器進(jìn)行了波形仿真, 并采用0.5CMOS工藝進(jìn)行邏輯綜合。
            • 關(guān)鍵字: FPGA  精度  浮點(diǎn)  乘法器    

            GiDEL在最新的開(kāi)發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列

            •   Altera宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開(kāi)發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix® II、Stratix II GX和Stratix III FPGA。高性能Altera® Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計(jì)人員開(kāi)發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。   GiDEL的PROCStar III開(kāi)發(fā)系統(tǒng)   面向基于PCIe的嵌入式處理應(yīng)用,GiDEL的PROCStar III開(kāi)
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  PROC  FPGA  MCU和嵌入式微處理器  

            賽靈思65nm產(chǎn)品摘取中國(guó)電子業(yè)界創(chuàng)新大獎(jiǎng)

            •   賽靈思公司(Xilinx, Inc. )日前宣布其創(chuàng)新的65nm技術(shù)獲得了中國(guó)電子行業(yè)權(quán)威專家及電子設(shè)計(jì)社群的一致認(rèn)可, 其業(yè)界唯一投入量產(chǎn)的65nmFPGA產(chǎn)品系列中的Virtex-5 LXT榮膺IDG集團(tuán)下屬權(quán)威電子雜志《電子設(shè)計(jì)技術(shù)》(EDN China)頒發(fā)的數(shù)字IC與可編程器件類2007年度“最佳產(chǎn)品獎(jiǎng)”, 該獎(jiǎng)項(xiàng)是EDN China年度創(chuàng)新獎(jiǎng)的最高榮譽(yù)。 2007年11月9日,EDN China雜志社在深圳舉辦的創(chuàng)新大會(huì)上授予了賽靈思公司該獎(jiǎng)項(xiàng)。   2007年度EDN China創(chuàng)新獎(jiǎng)
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  賽靈思  FPGA  IC  MCU和嵌入式微處理器  

            使用ISE設(shè)計(jì)工具優(yōu)化FPGA的功耗

            •   自從Xilinx公司推出FPGA二十多年來(lái),研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實(shí)現(xiàn)數(shù)字電路的優(yōu)選平臺(tái)。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問(wèn)題。   降低FPGA功耗是降低封裝和散熱成本、提高器件可靠性以及打開(kāi)移動(dòng)電子設(shè)備等新興市場(chǎng)之門(mén)的關(guān)鍵。   Xilinx在提供低功耗FPGA解決方案方面較有經(jīng)驗(yàn)。本文說(shuō)明如何應(yīng)用計(jì)算機(jī)輔助設(shè)計(jì)(CAD)技術(shù),如Xilinx ISE(集成軟件環(huán)境)9.2i版本軟件使功能有效降低。   CM
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0710_A  雜志_技術(shù)長(zhǎng)廊  ISE  FPGA  MCU和嵌入式微處理器  

            基于FPGA的數(shù)字視頻轉(zhuǎn)換接口的設(shè)計(jì)與實(shí)現(xiàn)

            •   引言   本文從實(shí)際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計(jì)了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對(duì)于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進(jìn)行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  0710_A  雜志_高校園地  FPGA  數(shù)字視頻  MCU和嵌入式微處理器  

            處理器存儲(chǔ)器子系統(tǒng)中的SoC功耗優(yōu)化設(shè)計(jì)

            •   在新的系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)中,尤其是對(duì)便攜式設(shè)備而言,對(duì)整個(gè)系統(tǒng)功耗的優(yōu)化正變得與性能和面積優(yōu)化同樣重要。有些EDA工具具有門(mén)控時(shí)鐘、降壓、降頻和減少漏電電流等功能,有些芯片制造商能夠提供低功耗庫(kù)和工藝,所有這些工藝都非常費(fèi)時(shí);在最好情況下能夠提供兩倍的性能提升,因?yàn)檫@些提升是在設(shè)計(jì)周期的后端進(jìn)行的。   功耗優(yōu)化的最佳時(shí)間是在設(shè)計(jì)周期的一開(kāi)始進(jìn)行,即在確定體系結(jié)構(gòu)的系統(tǒng)級(jí)進(jìn)行優(yōu)化。確定系統(tǒng)級(jí)體系結(jié)構(gòu)對(duì)功耗影響非常大,如局部存儲(chǔ)器和高速緩存的數(shù)量和容量。在設(shè)計(jì)周期的一開(kāi)始進(jìn)行優(yōu)化可以減少功耗十倍
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  存儲(chǔ)器  SoC  SoC  ASIC  

            基于FPGA設(shè)計(jì)安全的汽車通信網(wǎng)絡(luò)

            •    汽車工業(yè)正在經(jīng)歷一場(chǎng)無(wú)線技術(shù)革命,但安全威脅不解決,則可能削弱這塊新興的市場(chǎng)。由于高速網(wǎng)絡(luò)連接正設(shè)法進(jìn)入汽車領(lǐng)域,設(shè)計(jì)師面臨新通信標(biāo)準(zhǔn)實(shí)施的挑戰(zhàn)。許多已經(jīng)習(xí)慣于漫長(zhǎng)開(kāi)發(fā)周期的設(shè)計(jì)師, 現(xiàn)在則在為迅速給新型車輛配備用戶需求的電子設(shè)備而進(jìn)行競(jìng)爭(zhēng)。     為調(diào)整上市時(shí)間并駕馭出現(xiàn)的多個(gè)標(biāo)準(zhǔn),設(shè)計(jì)師正轉(zhuǎn)向采用FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)。遺憾的是,由于汽車工業(yè)匆忙采用下一代基于fpga的汽車遠(yuǎn)程信息系統(tǒng),幾乎沒(méi)有設(shè)計(jì)師能夠充分明白他們選
            • 關(guān)鍵字: FPGA  汽車電子  通信  汽車網(wǎng)絡(luò)系統(tǒng)  

            普誠(chéng)科技推出USB揚(yáng)聲器控制芯片PT8915

            •   因iPOD/iPhone/PDA這類時(shí)尚新型PortableDevice產(chǎn)品的流行,帶動(dòng)了消費(fèi)者新的應(yīng)用需求,對(duì)USBAudio播放器平臺(tái)要求整合更多的功能與較佳音質(zhì)播放。針對(duì)這股對(duì)USBAudio播放器平臺(tái)產(chǎn)品開(kāi)發(fā)的需求與多元應(yīng)用,普誠(chéng)科技(PrincetonTechnology)推出了目前最完整的解決方案控制芯片-USB揚(yáng)聲器控制芯片PT8915。   PT8915的單芯片純硬件設(shè)計(jì)架構(gòu),有效整合音量控制鍵與Line-In(模擬音頻輸入)的功能,更使得PT8915能支持Hybrid-Audio(
            • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  普誠(chéng)科技  USB  PT8915  SoC  ASIC  
            共6774條 415/452 |‹ « 413 414 415 416 417 418 419 420 421 422 » ›|

            fpga-to-asic介紹

            您好,目前還沒(méi)有人創(chuàng)建詞條fpga-to-asic!
            歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

            熱門(mén)主題

            FPGA-to-ASIC    樹(shù)莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473