fpga-to-asic 文章 進入fpga-to-asic技術社區(qū)
SoC設計:復雜性為驗證提出更高要求
- 由于片上系統(tǒng)(SoC)設計變得越來越復雜,驗證面臨著巨大的挑戰(zhàn)。大型團隊不斷利用更多資源來尋求最高效的方法,從而將新的方法學與驗證整合在一起,并最終將設計與驗證整合在一起。雖然我們知道實現(xiàn)驗證計劃幾乎占去了整個芯片設計工作的2/3,但是我們還是發(fā)現(xiàn)有團隊遲交芯片,錯過計劃的流片最終期限。這種疏忽可能造成嚴重的商業(yè)后果,因為這意味著硬件和軟件錯誤經(jīng)常被遺漏,直到設計周期的晚期。 為了創(chuàng)建一個全面的驗證解決方案,我們首先必須認識到設計工程師和驗證工程師所面臨的分歧和挑戰(zhàn)。在這個過程中,我們發(fā)現(xiàn)某些
- 關鍵字: 嵌入式系統(tǒng) 單片機 SoC 復雜性 片上系統(tǒng) SoC ASIC
3G系統(tǒng)中AGC的FPGA設計實現(xiàn)
- 1 引 言 大多數(shù)接收機必須處理動態(tài)范圍很大的信號,這需要進行增益調整,以防止過載或某級產(chǎn)生互調,調整解調器的工作以優(yōu)化工作。在現(xiàn)代無線電接收裝置中??勺冊鲆娣糯笃魇请娍氐?,并且當接收機中使用衰減器時,他們通常都是由可變電壓控制的連續(xù)衰減器。控制應該是平滑的并且與輸入的信號能量通常成對數(shù)關系(線性分貝)。在大多數(shù)情況下,由于衰落,AGC通常用來測量輸入解調器的信號電平,并且通過反饋控制電路把信號電平控制在要求的范同內。 2 系統(tǒng)總體設計 在本設計中,前端TD_SCDMA的射頻信號RF輸入后,經(jīng)過
- 關鍵字: 通訊 無線 網(wǎng)絡 嵌入式系統(tǒng) 單片機 3G AGC FPGA 無線 通信
單片機系統(tǒng)的動態(tài)加密技術
- 摘要:單片機系統(tǒng)產(chǎn)品的加密和解密技術永遠是一個矛盾的統(tǒng)一體。然而,為了更好的保護好自己的單片機技術成果和知識產(chǎn)權,加大解密成本,研究新型加密技術仍是保護成果的主要手段之一。文中在討論了傳統(tǒng)的單處系統(tǒng)加密和解密技術的基礎上,提出了一種實用而有效的動態(tài)加密技術的實現(xiàn)方案。 關鍵詞:單片機系統(tǒng) 動態(tài)加密技術 FPGA 1 概述 隨著單片機技術的發(fā)展和廣泛應用,許多使用單片機的高新技術產(chǎn)品諸如智能化儀器、儀表、小型工業(yè)控制系統(tǒng)等都面臨著一個令人頭痛的問題,那就
- 關鍵字: 單片機系統(tǒng) 動態(tài)加密技術 FPGA MCU和嵌入式微處理器
FPGA保證家庭網(wǎng)絡的服務質量
- 引言家庭網(wǎng)絡正在成為視頻、語音和數(shù)據(jù)快速傳送的“中央火車站”。視頻由標準清晰提升至高清晰,因此需要越來越高的數(shù)據(jù)速率,這表明家庭網(wǎng)絡系統(tǒng)必須隨著新興視頻標準的發(fā)展而發(fā)展。目前,多媒體家庭網(wǎng)絡技術采用了各種有線和無線網(wǎng)絡接口標準,但是目前這些標準還無法確保家庭內部現(xiàn)場多媒體傳輸?shù)姆召|量(QoS)。 挑戰(zhàn)首先面臨的挑戰(zhàn)是設計可靠的多媒體家庭網(wǎng)絡平臺,以足夠的QoS傳送互聯(lián)網(wǎng)協(xié)議(IP)包,并且沒有明顯的失真。另一挑戰(zhàn)是設計人員怎樣以較高的性價比實現(xiàn)這一切,使消費者能夠用得起。專業(yè)廣播行業(yè)已經(jīng)采用了多項技術
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA 0708_A 雜志_技術長廊 嵌入式
FPGA-DSP 瞄準目標:用得起的 DSP 性能
- FPGA-DSP性能揭秘在無線基站等高性能 DSP 應用中,考慮將 FPGA 用作處理引擎者日益增多。在這些應用中,F(xiàn)PGA 既可與 DSP 處理器一爭高下,亦可與之比翼齊飛。有了更多選擇,就意味著系統(tǒng)設計者有必要了解高端FPGA的信號處理性能,其中既包括 FPGA 之間的性能對比,也包括與高端 DSP 處理器的性能對比。遺憾的是,最常用的性能數(shù)字非但有失可靠、含混不清,而且常常是矛盾百出。例如,因為 DSP 應用常常在很大程度上依賴乘法累加 (MAC) 運算,所以 DSP 處理器和 FPGA 供應商有時
- 關鍵字: 嵌入式系統(tǒng) 單片機 DSP FPGA 0708_A 雜志_技術長廊 嵌入式
如何選擇適當?shù)木€性穩(wěn)壓器
- 線性穩(wěn)壓器通常被設計工程師作為輔助措施 ,并且經(jīng)常被選用于產(chǎn)品開發(fā)的后期階段。設計工程師比較關注的是如何使復雜的基頻(BB) 或射頻( RF )ASIC 發(fā)揮作用,而不是其所選線性穩(wěn)壓器的功率/性能。 線性穩(wěn)壓器的選擇依據(jù)通常性能列表中的主要規(guī)格,而不是位于數(shù)據(jù)表封面以內的非常關鍵的核心和性能參數(shù)。規(guī)格經(jīng)常很容易令人誤解 — 封面上所列的規(guī)格只代表主要參數(shù),但如果不與其他連接參數(shù)相結合時,便失去了價值。 例如,接地電流是這些參數(shù)中的一個。出現(xiàn)這
- 關鍵字: 模擬技術 電源技術 基頻 射頻 ASIC 模擬IC 電源
SDRAM通用控制器的FPGA模塊化設計
- 摘要: 介紹了一種SDRAM通用控制器的FPGA模塊化解決方案。關鍵詞: SDRAM控制器;FPGA;VHDL;狀態(tài)機;仲裁機制 引言同步動態(tài)隨機存儲器(SDRAM),在同一個CPU時鐘周期內即可完成數(shù)據(jù)的訪問和刷新,其數(shù)據(jù)傳輸速度遠遠大于傳統(tǒng)的數(shù)據(jù)存儲器(DRAM),被廣泛的應用于高速數(shù)據(jù)傳輸系統(tǒng)中?;贔PGA的SDRAM控制器,以其可靠性高、可移植性強、易于集成的特點,已逐漸取代了以往的專用控制器芯片而成為主流解決方案。然而,SDRAM復雜的控制邏輯和要求嚴格的時序,成為開發(fā)過
- 關鍵字: 消費電子 SDRAM控制器 FPGA VHDL 0708_A 雜志_設計天地 工業(yè)控制
基于FPGA的NAND FLASH控制器
- 1 引言在便攜式電子產(chǎn)品如U盤、MP3播放器、數(shù)碼相機中,常常需要大容量、高密度的存儲器,而在各種存儲器中,NAND FLASH以價格低、密度高、效率高等優(yōu)勢成為最理想的器件。但NAND FLASH的控制邏輯比較復雜,對時序要求也十分嚴格,而且最重要的是NAND FLASH中允許存在一定的壞塊(壞塊在使用過程中還可能增加),這就給判斷壞塊、給壞塊做標記和擦除等操作帶來很大的難度,于是就要求有一個控制器,使系統(tǒng)用戶能夠方便地使用NAND FLASH,為此提出了一種基于FPGA的NAND FLASH控制器的設
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA NAND FLASH 嵌入式
用單片機實現(xiàn)SRAM工藝FPGA的加密應用
- 摘要:首先對采用SRAM工藝的FPGA的保密性和加密方法進行原理分析,然后提出一種實用的采用單片機產(chǎn)生長偽隨機碼實現(xiàn)加密的方法,并詳細介紹具體的電路和程序。 關鍵詞:靜態(tài)隨機存儲器(SRAM) 現(xiàn)場可編程門陣列(FPGA) 加密 在現(xiàn)代電子系統(tǒng)設計中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進行重配置,這就使得可以通過監(jiān)視配置的位數(shù)據(jù)流,進行克隆
- 關鍵字: 靜態(tài)隨機存儲器(SRAM) 現(xiàn)場可編程門陣列(FPGA) 加密 MCU和嵌入式微處理器
基于CPLD/FPGA的出租車計費器系統(tǒng)的設計實現(xiàn)
- 1 引言 隨著EDA技術的發(fā)展及大規(guī)模可編程邏輯器件CPLD/FPGA的出現(xiàn),電子系統(tǒng)的設計技術和工具發(fā)生了巨大的變化,通過EDA技術對CPLD/FP-GA編程開發(fā)產(chǎn)品,不僅成本低、周期短、可靠性高,而且可隨時在系統(tǒng)中修改其邏輯功能。本文介紹了一種以Altera公司可編程邏輯器件EP1K30TC144-3為控制核心,附加一定外圍電路組成的出租車計費器系統(tǒng)。 2 系統(tǒng)總體結構 基于CPLD的出租車計費器的組成如圖1所示。各部分主要功能包括:信號輸入模塊對車輪傳感器傳送的脈沖信號進行計數(shù)(
- 關鍵字: 嵌入式系統(tǒng) 單片機 CPLD FPGA 計費器 嵌入式
基于FPGA的IDE硬盤接口卡的實現(xiàn)
- 引言 本文采用FPGA實現(xiàn)了IDE硬盤接口協(xié)議。系統(tǒng)提供兩套符合ATA-6規(guī)范的IDE接口,一個與普通IDE硬盤連接,另一個與計算機主板上的IDE接口相連。系統(tǒng)采用FPGA實現(xiàn)接口協(xié)議,完成接口數(shù)據(jù)的截獲、處理(在本文中主要是數(shù)據(jù)加密)和轉發(fā),支持PIO和Ultra DMA兩種數(shù)據(jù)傳輸模式。下面重點介紹用FPGA實現(xiàn)接口協(xié)議的方法。 1 IDE接口協(xié)議簡介 1.1 IDE接口引腳定義 IDE(Integrated Drive Electronics)即“電子集成驅動器”,又稱為A
- 關鍵字: 嵌入式系統(tǒng) 單片機 FPGA IDE硬盤 ATA-6 嵌入式
Actel FPGA 協(xié)助LYYN AB的技術平臺提高清晰度
- Actel 公司宣布專業(yè)從事視頻增強技術的瑞典LYYN AB公司已經(jīng)利用Actel的ProASIC3系列現(xiàn)場可編程門陣列 (FPGA) 器件開發(fā)出軟件和硬件視頻處理平臺,此舉進一步顯示了低功耗單芯片F(xiàn)PGA技術所具備的先進創(chuàng)新性。這個解決方案提高了視頻錄像的清晰度,可在雪、霧、水底淤泥和黑暗環(huán)境中提供更好的可見度。LYYN的產(chǎn)品主要用于遙控操作車輛 (ROV) 和飛機 (UAV) 以及便攜式設備如水底攝像機和先進的監(jiān)視系統(tǒng)等。
- 關鍵字: 嵌入式系統(tǒng) 單片機 Actel FPGA LYYN 嵌入式
艾科瑞德推出最新的基于DSP+FPGA軟件無線電應用解決方案
- 北京艾科瑞德科技有限公司日前宣布推出面向軟件無線電(Software Defined Radio,SDR)應用的解決方案—FFT-SDR-V4。由于采用了美國德州儀器公司(Texas Instruments,簡稱“TI”)最高運算能力的DSP(TMS320C6416, 1G)和Xinlinx高容量的FPGA (2000萬門),解決了軟件無線電發(fā)展中的瓶頸技術—信號處理的運算能力問題?! ∷^軟件無線電,就是采用數(shù)字信號處理技術,在可編程控制的通用硬件平臺上,利用軟件來定義實現(xiàn)無線電臺的各部分功能:包括
- 關鍵字: 艾科瑞德 DSP FPGA 無線電 嵌入式 消費電子
fpga-to-asic介紹
您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473