在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga-to-asic

            芯片是提升產(chǎn)業(yè)競爭力之本

            •   芯片是一個產(chǎn)業(yè)鏈的終結(jié),也是另一個產(chǎn)業(yè)鏈的開始,而產(chǎn)業(yè)鏈起點的高度往往決定了產(chǎn)業(yè)整體發(fā)展的高度。   近日,在安捷倫公司的數(shù)字測量論壇上,雖然大會的主題是數(shù)字設(shè)計測量的未來發(fā)展,但安捷倫著力和大家分享的卻是自己在示波器產(chǎn)品設(shè)計方面的理念和經(jīng)驗。安捷倫強調(diào),要開發(fā)出高性能示波器必須具有自己開發(fā)專用芯片的能力,安捷倫可以在將示波器作為重點的這幾年取得高速增長,根本在于原有的RF設(shè)計能力大幅提升了示波器產(chǎn)品的性能,使之快速趕上競爭對手的產(chǎn)品,即示波器產(chǎn)品的突破來源于芯片技術(shù)的提升。   一個以測試儀器為
            • 關(guān)鍵字: 芯片  ASIC  數(shù)字測量  安捷倫  200809  

            Altera提供10-GbE參考設(shè)計,器件全面支持XAUI協(xié)議

            •   為滿足寬帶網(wǎng)絡(luò)和電信應(yīng)用需求,Altera公司今天宣布,開始面向使用XAUI通信協(xié)議的設(shè)計人員提供萬兆以太網(wǎng)(10GbE)參考設(shè)計。網(wǎng)絡(luò)路由器、企業(yè)和城域以太網(wǎng)交換機以及存儲交換機中的線路卡和系統(tǒng)控制器都可以采用Altera Arria®和Stratix®系列FPGA來可靠地連接10GbE背板或者網(wǎng)絡(luò)。Altera的10GbE解決方案符合IEEE 802.3ae標準,成功地通過了新罕布什爾州大學(xué)(University of New Hampshire)通用性實驗室(UNH-IOL) 1
            • 關(guān)鍵字: Altera  寬帶  以太網(wǎng)  XAUI  FPGA  

            IP資產(chǎn)

            • 摘要: 本文介紹了IP廠商的發(fā)展策略。 關(guān)鍵詞: IP;ARM;SoC;FPGA   如果讀一讀當(dāng)前的報紙,你就會發(fā)現(xiàn),房地產(chǎn)的價格并不總是在上揚,這與有些人告訴你的正好相反。它們是波動的。它們也有可能下跌。影響它的參數(shù)實在太多,無法一一列舉,其中就包括了面積方面的考慮。   芯片上的“房地產(chǎn)”基本上都在貶值。設(shè)想一下,計算機建筑師們和芯片廠商們試圖按照其腦力勞動的成果所占據(jù)的芯片面積來計算其價值。不妨考慮先進的半導(dǎo)體工藝和高效率的制造技術(shù)的另一個不那么美
            • 關(guān)鍵字: IP  ARM  SoC  FPGA  200809  

            NS推出全新視頻系統(tǒng)時鐘電路模塊參考設(shè)計

            •   美國國家半導(dǎo)體公司 (National Semiconductor Corporation)宣布推出一款可支持Xilinx ML571 串行數(shù)字視頻系統(tǒng)開發(fā)電路板的全新視頻系統(tǒng)時鐘電路模塊參考設(shè)計。Xilinx 公司的ML571電路板只要加裝美國國家半導(dǎo)體該款時鐘電路模塊,便可確保內(nèi)置串行/解串器的Virtex -5 LXT FPGA芯片在時鐘抖動方面有更卓越的表現(xiàn),從而使許多采用FPGA 的視頻系統(tǒng)解決方案易符合電影與電視工程師協(xié)會(SMPTE)的SMPTE 424M的抖動標準。該參考設(shè)計模塊可以簡
            • 關(guān)鍵字: NS  視頻  時鐘電路  FPGA  

            同步數(shù)字復(fù)接的設(shè)計及其FPGA實現(xiàn)

            • 摘要: 在簡要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語言對同步數(shù)字復(fù)接各組成模塊進行了設(shè)計,并在ISE集成環(huán)境下進行了設(shè)計描述、綜合、布局布線及時序仿真,取得了正確的設(shè)計結(jié)果,同時利用中小容量的FPGA實現(xiàn)了同步數(shù)字復(fù)接功能。 關(guān)鍵詞: 同步數(shù)字復(fù)接/分接 FPGA 位同步 幀同步檢測   基群速率數(shù)字信號的合成設(shè)備和分接設(shè)備是電信網(wǎng)絡(luò)中使用較多的關(guān)鍵設(shè)備,在數(shù)字程控交換機的用戶模塊、小靈通基站控制器和集團電話中都需要使用這種同步數(shù)字復(fù)接設(shè)備。近年來,隨著需要自建內(nèi)部通信系統(tǒng)的公司和企
            • 關(guān)鍵字: FPGA  同步數(shù)字復(fù)接/分接  位同步  幀同步  檢測  

            FPGA的多路可控脈沖延遲系統(tǒng)

            • 摘要 采用數(shù)字方法和模擬方法設(shè)計了一種最大分辨率為0.15 ns級的多路脈沖延遲系統(tǒng),可以實現(xiàn)對連續(xù)脈沖信號的高分辨率可控延遲;采用Flash FPGA克服了現(xiàn)有SRAM FPGA系統(tǒng)掉電后程序丟失的缺點,提高了系統(tǒng)反應(yīng)速度。本系統(tǒng)適用于需要將輸入脈沖信號進行精確延遲來產(chǎn)生測試或控制用的連續(xù)脈沖信號場合,具有很強的適用性。 關(guān)鍵詞  數(shù)字方法  模擬方法  分辨率  脈沖延遲  ProASIC3   在科學(xué)研究、通信和一些自動控制中,經(jīng)常需要精確定時的
            • 關(guān)鍵字: FPGA  數(shù)字方法  模擬方法  分辨率  脈沖延遲  ProASIC3  

            NS模塊確保Xilinx的視頻電路具超低抖動時鐘

            • 2008年9月12日,美國國家半導(dǎo)體公司(NationalSemiconductorCorporation)宣布推出一款可支持XilinxML571...
            • 關(guān)鍵字: Xilinx  ML571  Virtex-5  LXT  FPGA  超低  抖動  時鐘  

            FPGA系統(tǒng)內(nèi)部邏輯在線測試技術(shù)研究

            •   1 引言   隨著FPGA向低成本、低功耗、高性能方向發(fā)展,其I/O引腳大多采用微間距TOFP或BGA封裝工藝,因而使引出多種內(nèi)部信號的I/O引腳以及FPGA的驗證工作變得非常困難,同時FPGA的驗證和調(diào)試耗時占總開發(fā)時間的50%以上。   在驗證和調(diào)試系統(tǒng)時,傳統(tǒng)上是把信號線引到I/O引腳,然后采用示波器、邏輯分析儀或總線分析儀進行測量和分析。由于這些設(shè)備相當(dāng)昂貴,而且調(diào)試時又需要許多連線夾,因此一不小心就會燒壞器件或電路板。   伴隨著EDA 工具的快速發(fā)展,Altera公司在Quartus
            • 關(guān)鍵字: FPGA  I/O  EDA  QuartusⅡ  存儲  

            FFT實時譜分析系統(tǒng)的FPGA設(shè)計和實現(xiàn)

            • 摘要: 采用按時間抽選的基4原位算法和坐標旋轉(zhuǎn)數(shù)字式計算機(CORDIC)算法實現(xiàn)了一個FFT實時譜分析系統(tǒng)。整個設(shè)計采用流水線工作方式,保證了系統(tǒng)的速度,避免了瓶頸的出現(xiàn);整個系統(tǒng)采用FPGA實現(xiàn),實驗表明,該系統(tǒng)既有DSP器件實現(xiàn)的靈活性又有專用 FFT芯片實現(xiàn)的高速數(shù)據(jù)吞吐能力,可以廣泛地應(yīng)用于數(shù)字信號處理的各個領(lǐng)域。 關(guān)鍵詞: 快速傅里葉變換 CORDIC算法 現(xiàn)場可編程門陣列(FPGA)   快速傅里葉變換(Fast Fourier Transformation, FFT) 實時譜分析是
            • 關(guān)鍵字: FPGA  快速傅里葉變換  CORDIC算法  FFT  

            RS編譯碼的一種硬件解決方案

            • 摘  要: 提出了基于歐氏算法和頻譜分析相結(jié)合的RS碼硬件編譯碼方法;利用FPGA芯片實現(xiàn)了GF(28)上最高速率為50Mbps、最大延時為640ns的流式譯碼方案,滿足了高速率的RS編譯碼需求。 關(guān)鍵詞: RS碼  FPGA  伴隨式  關(guān)鍵方程  IDFT   差錯控制編碼技術(shù)對改善誤碼率、提高通信的可靠性具有重要作用。RS碼既可以糾正隨機錯誤,又可以糾正突發(fā)錯誤,具有很強的糾錯能力,在通信系統(tǒng)中應(yīng)用廣泛。由于RS碼的譯碼復(fù)雜度高,數(shù)學(xué)運算量大,常
            • 關(guān)鍵字: FPGA  RS碼  伴隨式  關(guān)鍵方程  IDFT  

            基于單片機和CPLD的數(shù)字頻率計的設(shè)計

            •   引言   在傳統(tǒng)的控制系統(tǒng)中,通常將單片機作為控制核心并輔以相應(yīng)的元器件構(gòu)成一個整體。但這種方法硬件連線復(fù)雜、可靠性差,且在實際應(yīng)用中往往需要外加擴展芯片,這無疑會增大控制系統(tǒng)的體積,還會增加引入干擾的可能性。對一些體積小的控制系統(tǒng),要求以盡可能小的器件體積實現(xiàn)盡可能復(fù)雜的控制功能,直接應(yīng)用單片機及其擴展芯片就難以達到所期望的效果。   復(fù)雜可編程邏輯器件(CPLD)具有集成度高、運算速度快、開發(fā)周期短等特點,它的出現(xiàn),改變了數(shù)字電路的設(shè)計方法、增強了設(shè)計的靈活性。基于此,本文提出了一種采用Alt
            • 關(guān)鍵字: CPLD  開發(fā)環(huán)境  單片機  元器件  VHDL  ASIC  

            虛擬FPGA邏輯驗證分析儀的設(shè)計

            •   隨著FPGA技術(shù)的廣泛使用,越來越需要一臺能夠測試驗證FPGA芯片中所下載電路邏輯時序是否正確的儀器。目前,雖然Agilent、Tektronix 等大公司生產(chǎn)的高端邏輯分析儀能夠?qū)崿F(xiàn)FPGA電路的測試驗證功能,但此類儀器價格高昂,一般要十萬、數(shù)十萬人民幣。所以,研究開發(fā)價格適中且具有邏輯分析儀和FPGA電路的測試驗證功能的儀器是非常有價值的。   本文所介紹的基于虛擬儀器技術(shù)的邏輯驗證分析儀,采用FPGA技術(shù)來實現(xiàn)儀器硬件部分的主要設(shè)計,應(yīng)用圖形化編程語言LabVIEW來實現(xiàn)儀器的測試軟件設(shè)計。文
            • 關(guān)鍵字: FPGA  邏輯分析儀  測試  虛擬儀器  LabVIEW  

            Newtec在衛(wèi)星寬帶終端中選用Altera FPGA

            •   在當(dāng)今高速視頻下載和數(shù)據(jù)傳輸環(huán)境中,互聯(lián)網(wǎng)已經(jīng)成為世界上很多家庭的日常工具。該技術(shù)雖然發(fā)展很快,但是歐洲仍有很多農(nóng)村地區(qū)還沒有寬帶接入——直到現(xiàn)在。Altera公司宣布,Newtec獲得大獎的Sat3Play寬帶終端采用了Cyclone II FPGA來提供寬帶服務(wù)。   Sat3Play寬帶終端是雙向衛(wèi)星系統(tǒng)的組成部分,支持ISP和電信公司在還沒有實現(xiàn)低成本寬帶鏈接的地區(qū)提供語音、數(shù)據(jù)和電視服務(wù)。Newtec是衛(wèi)星通信產(chǎn)品和解決方案的世界級供應(yīng)商,產(chǎn)品包括DVB調(diào)制器、數(shù)字
            • 關(guān)鍵字: FPGA  Altera  Newtec  寬帶接入  

            Camera Link協(xié)議和FPGA的數(shù)字圖像信號源設(shè)計

            •   1 引言   目前,各種圖像設(shè)備已廣泛應(yīng)用到航空航天、軍事、醫(yī)療等領(lǐng)域。圖像信號源作為地面圖像采集裝置測試系統(tǒng)中的一部分,其傳輸方式及信號精度都是影響系統(tǒng)性能的重要因素。由于圖像信號的傳輸速率高,數(shù)據(jù)量大,在傳輸過程中,其精度和傳輸距離易受影響。為了提高信號傳輸距離和精度設(shè)計了由FPGA內(nèi)部發(fā)出圖像數(shù)據(jù),并通過FPGA進行整體時序控制;輸出接口信號轉(zhuǎn)換成符合Camera Link標準的低電壓差分信號(LVDS)進行傳輸。該圖像信號源已成功應(yīng)用于某彈載記錄器的地面測試臺系統(tǒng)中。   2 Camera
            • 關(guān)鍵字: FPGA  Camera Link  標準  CMOS  

            Atmel推出399美元的入門級開發(fā)工具包

            •   愛特梅爾公司 (Atmel Corporation) 宣布推出 AT91CAP7A-STK入門級開發(fā)工具包,是專為評測其基于ARM7 處理器的CAP 可定制微控制器 (MCU) 系列而設(shè)的入門級工具。CAP7 可定制MCU可讓設(shè)計人員從 “ARM7加FPGA” 設(shè)計轉(zhuǎn)移到低一次性研發(fā)費用 (NRE) 的單芯片解決方案,單位器件的成本約降低達 30%,而且性能提高8倍,靜態(tài)功耗和工作功耗分別減少98% 和70%.   CAP7 入門級開發(fā)工具包僅售399美元,包括一塊配有愛特梅
            • 關(guān)鍵字: Atmel  MCU  開發(fā)工具包  ARM7  FPGA  
            共6774條 387/452 |‹ « 385 386 387 388 389 390 391 392 393 394 » ›|

            fpga-to-asic介紹

            您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
            歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

            熱門主題

            FPGA-to-ASIC    樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473