在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga-to-asic

            “金三角”撐起2010年電子元器件第一大展

            •   有數(shù)據(jù)顯示,2009年前三季度,中國電子元件、器件行業(yè)銷售額與去年相比,分別下降2.8%和2.1%,但多數(shù)電子元器件三季度價格較二季度已出現(xiàn)上漲,四季度市場需求明顯回升,電子元器件行業(yè)目前處于“觸底回暖”時期。據(jù)中國電子元件協(xié)會預(yù)測,受2009年上半年基數(shù)較低的影響,2010年上半年同比將大幅提高,下半年隨著經(jīng)濟的復(fù)蘇,同比增長仍然值得期待。這一趨勢也體現(xiàn)在業(yè)內(nèi)廠商對2010年3月16日-18日舉行的慕尼黑上海電子展的參展熱情上。   據(jù)2010年慕尼黑上海電子展(由elec
            • 關(guān)鍵字: 電子元器件  ASIC  連接器  電阻  電容  

            基于DSP+FPGA+ASIC的實時圖像處理系統(tǒng)

            • 隨著紅外焦平面陣列技術(shù)的快速發(fā)展,紅外成像系統(tǒng)實現(xiàn)了高幀頻、高分辨率、高可靠性及微型化,在目標(biāo)跟蹤、智能交通監(jiān)控中得到了越來越多的應(yīng)用,并向更加廣泛的軍事及民用領(lǐng)域擴展。
            • 關(guān)鍵字: DSP  FPGA  ASIC  

            2009年中國集成電路市場首現(xiàn)衰退

            •   受全球金融危機的拖累,2009年全球電子信息產(chǎn)業(yè)呈現(xiàn)低迷發(fā)展的態(tài)勢。處于電子信息產(chǎn)業(yè)上游的全球集成電路行業(yè),在2008年出現(xiàn)衰退之后,2009年增速繼續(xù)下滑。據(jù)WSTS(World Semiconductor Trade Statistics)的最新數(shù)據(jù)顯示,預(yù)計2009年全球集成電路市場將下滑11.4%,下滑幅度比2008年增加了7.2個百分點。   中國集成電路市場一直以來都保持著平穩(wěn)發(fā)展的態(tài)勢,雖然市場增速近幾年來有所放緩。在全球集成電路市場大幅下滑30%的2001年以及全球金融危機肆虐的 2
            • 關(guān)鍵字: 集成電路  嵌入式處理器  ASIC  CPU  

            基于FPGA的SoftSerdes設(shè)計與實現(xiàn)

            • 引言 在高速源同步應(yīng)用中,時鐘數(shù)據(jù)恢復(fù)是基本的方法。最普遍的時鐘恢復(fù)方法是利用數(shù)字時鐘模塊(DCM、)產(chǎn)生的多相位時鐘對輸入的數(shù)據(jù)進行過采樣。但是由于DCM的固有抖動,在頻率很高時,利用DCM作為一種數(shù)據(jù)恢復(fù)的
            • 關(guān)鍵字: SoftSerdes  FPGA    

            基于高端FPGA的IC驗證平臺的PI分析

            • 1 引言
              大多數(shù)非FPGA類型的、高密度IC(如CPU)對去耦電容都有非常明確的要求。由于這些器件僅為執(zhí)行特定的任務(wù)而設(shè)計,所以其電源電流需求是固定的,僅在一定范圍內(nèi)有所波動。 然而,F(xiàn)PGA不具備這種
            • 關(guān)鍵字: FPGA  分析    

            借助物理綜合提高FPGA設(shè)計效能

            • 借助物理綜合提高FPGA設(shè)計效能,隨著FPGA密度的增加,系統(tǒng)設(shè)計人員能夠開發(fā)規(guī)模更大、更復(fù)雜的設(shè)計,從而將密度優(yōu)勢發(fā)揮到最大。這些大規(guī)模設(shè)計基于這樣的設(shè)計需求――需要在無線通道卡或者線路卡等現(xiàn)有應(yīng)用中加入新功能,或者通過把兩種芯片功能合
            • 關(guān)鍵字: 設(shè)計  效能  FPGA  提高  物理  綜合  借助  

            雷達視頻積累算法在FPGA上的實現(xiàn)


            • 1 引 言由于雷達所處的環(huán)境的復(fù)雜性,除了地物、云雨、鳥群等干擾外,還可能來自臨近的雷達異步干擾、電臺干擾等。所有的干擾,經(jīng)過接收機進入信號處理機,雖然經(jīng)過了中頻信號的處理,但還可能有殘余。因
            • 關(guān)鍵字: FPGA  雷達視頻  積累  算法    

            FPGA在智能壓力傳感器系統(tǒng)中的應(yīng)用設(shè)計

            • 0引言傳統(tǒng)氣體壓力測量儀器的傳感器部分與數(shù)據(jù)采集系統(tǒng)是分離的,抗干擾的能力較差,并且通常被測對...
            • 關(guān)鍵字: FPGA  智能壓力傳感器系統(tǒng)  

            基于FPGA的智能溫度采集控制器

            • 摘要:溫度的監(jiān)測與控制,對于工業(yè)生產(chǎn)的發(fā)展有著非常重要的意義。分析并設(shè)計了基于數(shù)字化一線總線技術(shù)的智能溫度測控系統(tǒng)。本系統(tǒng)采用FPGA實現(xiàn)一個溫度采集控制器,用于傳感器和上位機的連接,并采用微軟公司的Visu
            • 關(guān)鍵字: 一線總線  異步通訊  FPGA  MSCOMM  

            采用FPGA和DSP直接控制硬盤實現(xiàn)存儲控制的方法

            • 摘 要 介紹了采用FPGA和DSP直接控制硬盤進行數(shù)據(jù)存儲的方法,并采用一片F(xiàn)IFO作為數(shù)據(jù)緩存,能夠滿足80Khz數(shù)據(jù)采樣率系統(tǒng)的存盤要求。 關(guān)鍵詞 FPGA;DSP;硬盤;數(shù)據(jù)存儲 1 引言 數(shù)據(jù)存儲是數(shù)據(jù)采集過程中
            • 關(guān)鍵字: FPGA  DSP  直接控制  硬盤    

            利用基于SystemC/TLM的方法學(xué)進行IP開發(fā)和FPGA建模

            • 隨著系統(tǒng)級芯片技術(shù)的出現(xiàn),設(shè)計規(guī)模正變得越來越大,因而變得非常復(fù)雜,同時上市時間也變得更加苛刻。通常RTL已經(jīng)不足以擔(dān)當(dāng)這一新的角色。上述這些因素正驅(qū)使設(shè)計師開發(fā)新的方法學(xué),用于復(fù)雜IP(硬件和軟件)以及復(fù)雜
            • 關(guān)鍵字: SystemC  FPGA  TLM  IP開發(fā)    

            基于FPGA的可層疊組合式SoC原型系統(tǒng)設(shè)計

            • 為解決單片F(xiàn)PGA無法滿足復(fù)雜SoC原型驗證所需邏輯資源的問題,設(shè)計了一種可層疊組合式超大規(guī)模SoC驗證系統(tǒng)。該系統(tǒng)采用了模塊化設(shè)計,通過互補連接器和JTAG控制電路,支持最多5個原型模塊的層疊組合,最多可提供2 500萬門邏輯資源。經(jīng)本系統(tǒng)驗證的地面數(shù)字電視多媒體廣播基帶調(diào)制芯片(BHDTMBT1006)已成功流片。
            • 關(guān)鍵字: FPGA  SoC  層疊  組合式    

            對FPGA中SPI復(fù)用配置的編程方法的研究

            • SPI(SerialPeripheralInteRFace,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上...
            • 關(guān)鍵字: FPGA  SPI  復(fù)用配置  存儲器  

            邁向先進制程 PLD商機更加龐大

            •   在過去的幾年間,整個半導(dǎo)體產(chǎn)業(yè)面臨著巨幅的衰退,然而,這個衰退現(xiàn)象卻為可編程邏輯組件(PLD)產(chǎn)業(yè)帶來了實質(zhì)的絕佳成長機會。雖然PLD公司之間的競爭仍然相當(dāng)激烈,但ASIC仍然是主要的競爭對手,如今,這種競爭現(xiàn)象已經(jīng)快速轉(zhuǎn)變?yōu)槭袌鰪娏蚁埠每删幊探鉀Q方案的傾向。   目前,以先進制程來實行ASIC設(shè)計的成本,已經(jīng)約是十年前的三倍,面對這些開發(fā)成本的劇幅提升,許多ASIC設(shè)計師迫使必須仰賴具有合理的經(jīng)濟性、但在制程技術(shù)落后的方案。采用較舊的技術(shù)會有效能上的劣勢,例如將會限制住ASIC設(shè)計師在先進設(shè)計中支
            • 關(guān)鍵字: PLD  ASIC  

            用FPGA動態(tài)探頭與數(shù)字VSA對DSP設(shè)計實時分析

            • 用FPGA動態(tài)探頭與數(shù)字VSA對DSP設(shè)計實時分析,  隨著 FPGA 在數(shù)字通信設(shè)計領(lǐng)域(蜂窩基站、衛(wèi)星通信和雷達)的高性能信號處理電路中成為可行的選擇,分析和調(diào)試工具必須包括能幫助您在最短時間內(nèi)得到電路最佳性能的新技術(shù)?! ‰m然現(xiàn)在已經(jīng)有多種連接仿真與射頻
            • 關(guān)鍵字: 設(shè)計  實時  分析  DSP  VSA  動態(tài)  探頭  數(shù)字  FPGA  
            共6775條 345/452 |‹ « 343 344 345 346 347 348 349 350 351 352 » ›|

            fpga-to-asic介紹

            您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
            歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

            熱門主題

            FPGA-to-ASIC    樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473