在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga-to-asic

            基于FPGA與有限狀態(tài)機(jī)的高精度測角系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

            • 激光跟蹤測量系統(tǒng)(Laser Tracker System)是工業(yè)測量系統(tǒng)中常用的一種高精度的測量儀器,是近十年發(fā)展起來的新型大尺寸空間測量儀器,不僅對靜止目標(biāo)可以測量,而且對運(yùn)動(dòng)目標(biāo)也可以進(jìn)行跟蹤測量。它集合了激光測距技
            • 關(guān)鍵字: FPGA  有限狀態(tài)機(jī)  高精度  測角系統(tǒng)    

            基于Xilinx FPGA的部分動(dòng)態(tài)可重構(gòu)技術(shù)的信號解調(diào)系統(tǒng)

            • 隨著現(xiàn)代通信技術(shù)的迅速發(fā)展,信號的調(diào)制方式向多樣化發(fā)展,解淵技術(shù)也隨之不斷向前發(fā)展。為了對高速大帶寬的信號進(jìn)行實(shí)時(shí)解調(diào),現(xiàn)在很多的解調(diào)關(guān)鍵算法都是在高速硬件上用可編程邏輯器件(FPGA)實(shí)觀,利用FPGA強(qiáng)大的
            • 關(guān)鍵字: Xilinx  FPGA  部分動(dòng)態(tài)可重構(gòu)  信號解調(diào)系統(tǒng)    

            基于FPGA的雙備份多路數(shù)據(jù)采集存儲系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

            • 隨著信息技術(shù)的發(fā)展以及數(shù)字集成電路速度的提高,實(shí)時(shí)處理大量數(shù)據(jù)已經(jīng)成為現(xiàn)實(shí),但在一些特殊條件下,無法實(shí)時(shí)傳輸數(shù)據(jù),必須使用存儲測試方法。該方法是在不影響被測對象或在允許的范圍下,將微型存儲測試系統(tǒng)置入
            • 關(guān)鍵字: FPGA  備份  多路數(shù)據(jù)采集  存儲系統(tǒng)    

            基于FPGA 的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中應(yīng)用

            • 實(shí)現(xiàn)數(shù)據(jù)的高速大容量存儲是數(shù)據(jù)采集系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。本設(shè)計(jì)采用Altera 公司Cyclone系列的FPGA 完成了對DDR SDRAM 的控制,以狀態(tài)機(jī)來描述對DDR SDRAM 的各種時(shí)序操作,設(shè)計(jì)了DDR SDRAM 的數(shù)據(jù)與命令接口。用控
            • 關(guān)鍵字: SDRAM  FPGA  DDR  控制器    

            FPGA與DDR3 SDRAM的接口設(shè)計(jì)

            • DDR3 SDRAM內(nèi)存的總線速率達(dá)到600 Mbps to 1.6 Gbps (300 to 800 MHz),1.5V的低功耗工作電壓,采用90nm制程達(dá)到2Gbits的高密度。這個(gè)架構(gòu)毫無疑問更快、更大,每比特的功耗也更低,但是如何實(shí)現(xiàn)FPGA和DDR3 SDRAM DI
            • 關(guān)鍵字: SDRAM  FPGA  DDR3  接口設(shè)計(jì)    

            基于FPGA+DSP雷達(dá)導(dǎo)引頭信號處理中FPGA設(shè)計(jì)的關(guān)鍵技術(shù)

            • 1 引言隨著同防工業(yè)對精確制導(dǎo)武器要求的不斷提高,武器系統(tǒng)總體設(shè)計(jì)方案的日趨復(fù)雜,以及電子元器件水平的飛速發(fā)展。導(dǎo)引頭信號處理器的功能越來越復(fù)雜,硬件規(guī)模越來越大.處理速度也越來越高.而且產(chǎn)品的更新速度
            • 關(guān)鍵字: FPGA  DSP  雷達(dá)導(dǎo)引頭  關(guān)鍵技術(shù)    

            采用PCM編碼原理及FPGA編程技術(shù)實(shí)現(xiàn)PCM數(shù)字基群接口傳輸

            • 采用PCM編碼原理及FPGA編程技術(shù)實(shí)現(xiàn)PCM數(shù)字基群接口傳輸?shù)退贁?shù)據(jù)的接入
              一、概述----高速傳輸系統(tǒng)中低速設(shè)備的接入有廣泛的應(yīng)用范圍。在環(huán)境監(jiān)控等監(jiān)控網(wǎng)絡(luò)中,被監(jiān)控設(shè)備往往提供RS-232/RS-485/V.10/V.35的通信接口
            • 關(guān)鍵字: PCM  FPGA  編碼  編程    

            基于DSP及FPGA的水下目標(biāo)定位系統(tǒng)數(shù)字信號處理模塊設(shè)計(jì)

            • 隨著水下武器和水下航行器等水下目標(biāo)的快速發(fā)展,對其進(jìn)行定位和跟蹤從而檢驗(yàn)其性能的試驗(yàn)具有非常重要的意義,這也是水下目標(biāo)試驗(yàn)場的重要工作內(nèi)容。水下試驗(yàn)場的定位系統(tǒng)根據(jù)被測目標(biāo)是否加裝合作聲信標(biāo),可以分為
            • 關(guān)鍵字: FPGA  DSP  水下目標(biāo)定位  數(shù)字信號處理    

            以FPGA為基礎(chǔ)的SoC驗(yàn)證平臺 自動(dòng)化電路仿真?zhèn)慑e(cuò)功能

            • 隨著系統(tǒng)芯片(SoC)設(shè)計(jì)的體積與復(fù)雜度持續(xù)升高,驗(yàn)證作業(yè)變成了瓶頸:占了整個(gè)SoC研發(fā)過程中70% 的時(shí)間。因此,任何能夠降低驗(yàn)證成本并能更早實(shí)現(xiàn)驗(yàn)證sign-off的方法都是眾人的注目焦點(diǎn)。臺灣工業(yè)技術(shù)研究院 (工研院
            • 關(guān)鍵字: FPGA  SoC  基礎(chǔ)  電路仿真    

            FPGA基礎(chǔ)知識及其工作原理

            • 高端設(shè)計(jì)工具為少有甚是沒有硬件設(shè)計(jì)技術(shù)的工程師和科學(xué)家提供現(xiàn)場可編程門陣列(FPGA)。無論你使用圖形化設(shè)計(jì)程序,ANSI C語言還是VHDL語言,如此復(fù)雜的合成工藝會(huì)不禁讓人去想FPGA真實(shí)的運(yùn)作情況。在這個(gè)芯片中的
            • 關(guān)鍵字: FPGA    乘法器    觸發(fā)器    DSP    RAM  

            FPGA+OpenCL雙劍合璧助力Altera進(jìn)軍數(shù)據(jù)中心

            • 半導(dǎo)體行業(yè)的趨勢是什么?在當(dāng)前科技日新月異、需求層出不窮的背景下,芯片廠商如何找準(zhǔn)自己的定位以不被時(shí)代淘汰?近日,EEWORLD記者有幸借助在硅谷舉辦的euroasia PRESS 拜訪Altera公司總部,并從Altera公司總裁、
            • 關(guān)鍵字: Altera  數(shù)據(jù)中心  FPGA  OpenCL  

            基于FPGA在汽車電子方面的經(jīng)典應(yīng)用設(shè)計(jì)方案匯總

            大尺寸激光數(shù)控加工系統(tǒng)

            • 激光切割和雕刻以其精度高、視覺效果好等特性,被廣泛運(yùn)用于廣告業(yè)和航模制造業(yè)。在大尺寸激光加工系統(tǒng)的開發(fā)過程中,加工速度與加工精度是首先要解決的問題。解決速度問題的一般方法是在電機(jī)每次運(yùn)動(dòng)前、后設(shè)置加、
            • 關(guān)鍵字: DSP  FPGA  大尺寸激光  數(shù)控加工系統(tǒng)  

            Altera高度集成的PowerSoC擴(kuò)展了汽車級系列產(chǎn)品

            • AEC-Q100認(rèn)證PowerSoC具有業(yè)界最小的引腳布局、出眾的效率,優(yōu)異的熱性能,以及高可靠性 。2014年10月17號,北京——Altera公司(NASDAQ: ALTR)今天宣布,九款A(yù)ltera? Enpirion?電源芯片系統(tǒng)(PowerSoC)新
            • 關(guān)鍵字: Altera  PowerSoC  AEC-Q100  FPGA  IP  

            DSP和FPGA各顯神通,應(yīng)對TD-SCDMA基站成本和演進(jìn)需求

            • 由于運(yùn)營商大手筆進(jìn)行基礎(chǔ)設(shè)施建設(shè)的時(shí)代已經(jīng)過去,成本和靈活性成為對通信基礎(chǔ)設(shè)施的共同要求,對于TD-SCDMA基站更是如此。因?yàn)椴捎昧酥悄芴炀€等先進(jìn)技術(shù),TD基站的容量大幅提升,但也還帶來了成本挑戰(zhàn);另外,TD技術(shù)
            • 關(guān)鍵字: DSP  FPGA  網(wǎng)絡(luò)通信  多媒體處理  數(shù)字信號處理  
            共6774條 105/452 |‹ « 103 104 105 106 107 108 109 110 111 112 » ›|

            fpga-to-asic介紹

            您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
            歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

            熱門主題

            FPGA-to-ASIC    樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473