在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga-to-asic

            十年漫長探索 硬件仿真技術(shù)終成主流

            • 現(xiàn)在,無需再為堆積如山的驗證報告一籌莫展了,要知道,硬件仿真已成為主流,這讓我們得以告別滿是灰塵的車間,將工作轉(zhuǎn)移到電腦桌面上。這一轉(zhuǎn)變并非一夜之間發(fā)生的,而更像是一段持續(xù)了十年的漫長旅程 — 但
            • 關(guān)鍵字: 硬件仿真  芯片設(shè)計  FPGA  處理器  

            FPGA前輩分享

            • FPGA牛人的經(jīng)驗談這里我談?wù)勎业囊恍┙?jīng)驗和大家分享,希望能對IC設(shè)計的新手有一定的幫助,能使得他們能少走一些彎路,歡迎討論!我相信“如果有夢想,就會實現(xiàn)!”在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計者的特
            • 關(guān)鍵字: EDA  FPGA  

            PLD將憑借高效低耗挑戰(zhàn)消費電子領(lǐng)域

            • 可編程邏輯器件(PLD)的兩種主要類型是現(xiàn)場可編程門陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。根據(jù)半導(dǎo)體行業(yè)協(xié)會提供的數(shù)據(jù),PLD現(xiàn)在是半導(dǎo)體行業(yè)中增長最快的領(lǐng)域之一,高性能PLD現(xiàn)在已經(jīng)從采用最先進的標準單元技術(shù)制
            • 關(guān)鍵字: PLD  FPGA  CPLD  

            賽靈思FPGA受DLP數(shù)字影院投影儀青睞

            • 賽靈思公司(Xilinx)日前宣布NEC子公司NEC Display Solutions有限公司的三款DLP數(shù)字影院投影儀產(chǎn)品,均采用了賽靈思Virtexreg;-5 FPGA系列產(chǎn)品。DLP數(shù)字影院投影儀符合美國數(shù)字影院計劃(DCI1)標準,擁有一系列優(yōu)異的
            • 關(guān)鍵字: FPGA  賽靈思  DLP  投影儀  Virtex  NEC  

            通過實時改變使用率研究FPGA功耗行為

            • 現(xiàn)代的FPGA 芯片能夠開發(fā)高性能應(yīng)用,但在這些設(shè)計中電源管理通常是一大限制因素。FPGA 器件的資源使用最能決定設(shè)計的容量和處理速度,但是增加資源就會提高功耗。更高的功耗會提高運行成本、面積要求和結(jié)溫,而設(shè)計
            • 關(guān)鍵字: 賽靈思  FPGA  

            FPGA設(shè)計規(guī)劃框架

            • 這款久經(jīng)考驗的FPGA開發(fā)框架是您通向完美項目執(zhí)行的通途。長久以來新型FPGA的功能和性能已經(jīng)為它們贏得系統(tǒng)中的核心位置,成為許多產(chǎn)品的主要數(shù)據(jù)處理引擎。鑒于FPGA在如此多應(yīng)用中的重要地位,采取正式且注重方法的
            • 關(guān)鍵字: FPGA  

            利用Xilinx FPGA實現(xiàn)高效并行實時上采樣

            • 本文介紹一種使用Virtex-6器件和免費WebPACK工具實現(xiàn)實時四倍上采樣的方法。許多信號處理應(yīng)用都需要進行上采樣。從概念上講,對數(shù)據(jù)向量進行M倍上采樣的最簡單方法是用實際頻率分量數(shù)的(M-1)倍個零填充數(shù)據(jù)向量的離散
            • 關(guān)鍵字: Xilinx  FPGA  采樣  

            利用FPGA對大規(guī)模MIMO信道進行特性描述

            • 多用戶MIMO(MUMIMO)是一種無線通信技術(shù),采用基礎(chǔ)架構(gòu)節(jié)點(例如基站和接入點)上的多個天線為多個客戶同時提供服務(wù)。MU-MIMO是未來無線標準中必不可少的組成部分,有望為繁忙的網(wǎng)絡(luò)帶來顯著的性能提升。人們預(yù)想隨著無
            • 關(guān)鍵字: FPGA  MIMO  

            基于FPGA高速大容量數(shù)據(jù)采集與存儲系統(tǒng)

            • 大容量數(shù)據(jù)采集與存儲系統(tǒng)在工業(yè)自動化生產(chǎn)、國防和軍事監(jiān)控及環(huán)境監(jiān)測等方面被廣泛應(yīng)用。為了能夠完整、準確地捕獲到各種信號或者故障發(fā)生時的特征信號,需要對其進行狀態(tài)監(jiān)測,并且要求監(jiān)測系統(tǒng)具備長時間連續(xù)采集
            • 關(guān)鍵字: 數(shù)據(jù)采集    存儲    FPGA  

            基于FPGA的車電總線接口技術(shù)研究

            • 為提高集成架構(gòu)中車電總線通信速率,結(jié)合綜合化處理系統(tǒng)項目要求,采用雙總線結(jié)合的方式,利用CAN總線和FlexRay總線實現(xiàn)功能及搭配上的互補,提出一種基于現(xiàn)場可編程門陣列(FPGA)的總線接口單元設(shè)計方案。通過FPGA完
            • 關(guān)鍵字: FPGA    FlexRay總線    CAN總線    總線接口  

            FPGA復(fù)位的可靠性設(shè)計方法

            • 對FPGA設(shè)計中常用的復(fù)位設(shè)計方法進行了分類、分析和比較。針對FPGA在復(fù)位過程中存在不可靠復(fù)位的現(xiàn)象,提出了提高復(fù)位設(shè)計可靠性的4種方法,包括清除復(fù)位信號上的毛刺、異步復(fù)位同步釋放、采用專用全局異步復(fù)位/置位
            • 關(guān)鍵字: FPGA    復(fù)位可靠性    同步復(fù)位    異步復(fù)位  

            基于FPGA的數(shù)字存儲示波器對外圍芯片的控制設(shè)計

            • 數(shù)字存儲示波器作為測試技術(shù)的重要工具,被廣泛應(yīng)用于各個領(lǐng)域,并逐步取代傳統(tǒng)模擬示波器。其采樣數(shù)據(jù)是波形運算和分析的基礎(chǔ),直接影響到整個數(shù)字存儲示波器的準確性。從這點出來,提出采用現(xiàn)場可編程邏輯器件(
            • 關(guān)鍵字: 數(shù)字存儲示波器    FPGA  

            基于FPGA的RS(255,239)編譯碼器設(shè)計及實現(xiàn)方法

            • RS(Reed—Solomon)編碼是一種具有較強糾錯能力的多進制BCH編碼,其既可糾正隨機錯誤,又可糾正突發(fā)錯誤。RS編譯碼器廣泛應(yīng)用于通信和存儲系統(tǒng),為解決高速存儲器中數(shù)據(jù)可靠性的問題,文中提出了RS編碼的實現(xiàn)方
            • 關(guān)鍵字: RS編譯碼    FPGA    伽羅華域    BM算法    Chien搜索  

            多通道實時陣列信號處理系統(tǒng)的設(shè)計

            • 摘要:以全數(shù)字化信號產(chǎn)生和數(shù)字波束形成處理為基礎(chǔ)的數(shù)字化陣列雷達已成為當(dāng)代相控陣雷達技術(shù)發(fā)展的一個重要趨勢,本文針對現(xiàn)代數(shù)字化陣列雷達對多通道數(shù)據(jù)采集和實時處理的需求,設(shè)計了一種基于FPGA的多通道實時陣
            • 關(guān)鍵字: 陣列信號  多通道采集  FPGA  數(shù)字波束合成  

            FPGA與ADC數(shù)字數(shù)據(jù)輸出的接口及LVDS應(yīng)用訣竅

            • 現(xiàn)場可編程門陣列(FPGA)與模數(shù)轉(zhuǎn)換器(ADC)輸出的接口是一項常見的工程設(shè)計挑戰(zhàn)。本文簡要介紹各種接口協(xié)議和標準,并提供有關(guān)在高速數(shù)據(jù)轉(zhuǎn)換器實現(xiàn)方案中使用LVDS的應(yīng)用訣竅和技巧。接口方式和標準現(xiàn)場可編程門陣列
            • 關(guān)鍵字: FPGA    ADC    LVDS    JESD204    接口方式  
            共6774條 111/452 |‹ « 109 110 111 112 113 114 115 116 117 118 » ›|

            fpga-to-asic介紹

            您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
            歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

            熱門主題

            FPGA-to-ASIC    樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473