fpga+dsp 文章 進入fpga+dsp技術(shù)社區(qū)
基于FPGA的鎖相環(huán)位同步提取電路設(shè)計

- 概述 同步是通信系統(tǒng)中一個重要的問題。在數(shù)字通信中,除了獲取相干載波的載波同步外,位同步的提取是更為重要的一個環(huán)節(jié)。因為只有確定了每一個碼元的起始時刻,才能對數(shù)字信息作出正確的判決。利用全數(shù)字鎖相環(huán)可直接從接收到的單極性不歸零碼中提取位同步信號。 一般的位同步電路大多采用標(biāo)準邏輯器件按傳統(tǒng)數(shù)字系統(tǒng)設(shè)計方法構(gòu)成,具有功耗大,可靠性低的缺點。用FPGA設(shè)計電路具有很高的靈活性和可靠性,可以提高集成度和設(shè)計速度,增強系統(tǒng)的整體性能。本文給出了一種基于fpga的數(shù)字鎖相環(huán)位同步提取電路。 數(shù)
- 關(guān)鍵字: FPGA 鎖相環(huán) 分頻器
PLD公司三極化形成
- 可編程邏輯器件(PLD)在與ASIC之激戰(zhàn)中已經(jīng)告捷:每年開始PLD設(shè)計的項目數(shù)目遠遠高于ASIC項目開工數(shù)。同時,PLD廠家之間也發(fā)生微妙的變化,由崛起時的爭強好斗和互不相讓,漸漸找到了各自的落腳點。目前看來,Xilinx的產(chǎn)品穩(wěn)居65nm FPGA市場,Altera最大的量產(chǎn)在90nm FPGA,Actel憑低功耗0.13微米FPGA在對功耗要求苛刻的領(lǐng)域站穩(wěn)了腳跟。昔日的兩個龐然大物——Xilinx和Altera之間拉開了距離,同時小型FPGA廠商如Actel躍躍欲試,漸漸跳
- 關(guān)鍵字: PLD FPGA ASIC
嵌入式DSP上的視頻編解碼與相應(yīng)名詞解釋
- ?? 隨著數(shù)字多媒體的應(yīng)用日漸廣泛,視頻解碼在嵌入式系統(tǒng)設(shè)計中變成一個基本要素。視頻標(biāo)準有多種,依賴于產(chǎn)品可實施其中的一個或者多個標(biāo)準。 ????? 當(dāng)然這不是全部,視頻僅僅是多媒體碼流的一部分,另外還有音頻或者語音需要并行處理。因此,一個精確的處理存儲或數(shù)據(jù)流的同步層是必需的。此外,視頻解碼本身對性能要求較高,需要不同于先前基于語音和信息應(yīng)用的系統(tǒng)架構(gòu);這就對便攜系統(tǒng)提出了特殊挑戰(zhàn),而桌面應(yīng)用同樣面臨這些問題。 ?&n
- 關(guān)鍵字: 嵌入式 DSP 視頻 編解碼
Xilinx屢獲殊榮的65nm Virtex-5系列新增三款器件
- 賽靈思公司宣布為其屢獲殊榮的65nm Virtex?-5 LX 和 LXT FPGA平臺增加三款新型小尺寸封裝器件,以滿足新興市場對可編程邏輯器件成本和密度的要求。其中邏輯優(yōu)化的LX平臺增加了Virtex-5 LX155器件,Virtex-5 LXT平臺則增加了LX20T以及LX155T器件,外加帶有低功率收發(fā)器的小尺寸 19mm FF323封裝。這些新增器件將支持工業(yè)網(wǎng)絡(luò)、醫(yī)療影像、馬達控制、國防和高性能計算應(yīng)用等領(lǐng)域 實現(xiàn)更高水平的成本優(yōu)化。 “由于Virtex-5系
- 關(guān)鍵字: 賽靈思 FPGA 可編程邏輯器件
Altera的Stratix II GX FPGA提供50-Gbps SFI-5接口
- Altera公司宣布,帶有嵌入式收發(fā)器的Stratix? II GX FPGA支持SERDES成幀器接口Level 5 (SFI-5)標(biāo)準,為高性能光通信應(yīng)用提供40至50-Gbps接口。SFI-5規(guī)范是芯片至芯片標(biāo)準,保證了前向糾錯(FEC)技術(shù)、成幀器以及業(yè)界最佳光轉(zhuǎn)發(fā)器之間的通用性。硬件測試驗證了Stratix II GX FPGA符合SFI-5標(biāo)準,其20個高速串行收發(fā)器通道的數(shù)據(jù)速率在600 Mbps至6.375 Gbps之間,很容易滿足SFI-5接口要求。 SFI-5光互聯(lián)論
- 關(guān)鍵字: Altera FPGA 芯片
Actel的 ProASIC3L系列實現(xiàn)低功耗高速度和低成本之間的平衡

- Actel公司進一步擴展其業(yè)界領(lǐng)先的低功耗可編程解決方案組合,面向高性能及對功耗敏感的系統(tǒng)設(shè)計人員推出ProASIC3L系列現(xiàn)場可編程門陣列 (FPGA)。相比前一代ProASIC3 FPGA,新推出的以 Flash為基礎(chǔ)的FPGA系列可以在高達350MHz的工作頻率下大幅降低功耗,能分別對動態(tài)和靜態(tài)功耗降低達40% 和 90%,從而為工業(yè)、醫(yī)療和科研等高性能市場領(lǐng)域的設(shè)計人員提供高速度、低功耗及低成本的靈活且功能豐富的解決方案。ProASIC3L系列還支持FPGA優(yōu)化32位ARM Cortex-M1
- 關(guān)鍵字: Actel 可編程 FPGA
利用 Virtex-5 SXT 的高性能 DSP 解決方案
- ??? 二十多年來,F(xiàn)PGA 為世人提供了最靈活、適應(yīng)性極強、快速的設(shè)計環(huán)境。早期的 DSP 設(shè)計人員發(fā)現(xiàn),可將一種可再編程的門海用于數(shù)字信號處理。如果把內(nèi)置到 FPGA 架構(gòu)中的乘法器、加法器和累加單元結(jié)合起來,就可以利用大規(guī)模并行計算實現(xiàn)有效的濾波器算法。 ??? 在未加工頻率性能方面的損失,通過并行計算得到了彌補,而且得遠大于失,可謂"失之東隅,收之桑榆";由此獲得的 DSP 帶寬完全可與替代方案媲美。隨著時間的推移,
- 關(guān)鍵字: DSP Virtex-5 SXT
基于FPGA的數(shù)字濾波器的設(shè)計與實現(xiàn)

- 在信息信號處理過程中,如對信號的過濾、檢測、預(yù)測等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無限長單位脈沖響應(yīng)(IIR)濾波器和有限長單位脈沖響應(yīng)(FIR)濾波器兩種[1]。對于應(yīng)用設(shè)計者,由于開發(fā)速度和效率的要求很高,短期內(nèi)不可能全面了解數(shù)字濾波器相關(guān)的優(yōu)化技術(shù),需要花費很大的精力才能使設(shè)計出的濾波器在速度、資源利用、性能上趨于較優(yōu)。而采用調(diào)試好的IP核需要向Altera公司購買。本文采用了一種基于DSP Builder的FPGA設(shè)計方法,以一個低通的16
- 關(guān)鍵字: FPGA 數(shù)字濾波器
BLACKfin DSP體系結(jié)構(gòu):能實現(xiàn)帶電源管理功能的多樣性應(yīng)用
- 引言 嵌入式系統(tǒng)應(yīng)用一般可分為兩類:一類主要是數(shù)字信號處理器(DSP)強大的數(shù)值計算功能的應(yīng)用,其應(yīng)用實例是V.90語音頻段調(diào)制解調(diào)器的數(shù)據(jù)泵器件應(yīng)用中嵌入的增強型DSP;另一類則是控制方面的應(yīng)用,其應(yīng)用實例是手持式計算機或數(shù)字手表。 人們對這兩類不同的應(yīng)用系統(tǒng)通常采用的設(shè)計方法是,根據(jù)應(yīng)用情況選用DSP處理器或微控制器(MCU)。DSP 處理器可為數(shù)值計算提供更強大的運算能力;而MCU通常易于編程并且能提供多種片內(nèi)外圍器件,以便使每一種MCU更加適合其相應(yīng)的應(yīng)用需求。另外,這些MCU各自的指令集
- 關(guān)鍵字: BLACKfin DSP
DSP入門前的背景知識
- 數(shù)字信號處理(DigitalSignal?Processing,簡稱DSP)是一門涉及許多學(xué)科而又廣泛應(yīng)用于許多領(lǐng)域的新興學(xué)科。20世紀60年代以來,隨著計算機和信息技術(shù)的飛速發(fā)展,數(shù)字信號處理技術(shù)應(yīng)運而生并得到迅速的發(fā)展。在過去的二十多年時間里,數(shù)字信號處理已經(jīng)在通信等領(lǐng)域得到極為廣泛的應(yīng)用。? ?數(shù)字信號處理是利用計算機或?qū)S锰幚碓O(shè)備,以數(shù)字形式對信號進行采集、變換、濾波、估值、增強、壓縮、識別等處理,以得到符合人們需要的信號形式。? ?數(shù)
- 關(guān)鍵字: DSP 嵌入式
TD-SCDMA系統(tǒng)基帶處理的DSP+FPGA實現(xiàn)方案

- 本文首先介紹TD-SCDMA系統(tǒng)無線信道的基帶發(fā)送方案,說明其對多媒體業(yè)務(wù)的支持及實現(xiàn)的復(fù)雜性。然后,從硬件實現(xiàn)角度,進行了DSP和FPGA的性能比較,提出DSP+FPGA基帶發(fā)送的實現(xiàn)方案,并以基站分系統(tǒng)(BTS)的發(fā)送單元為例,具體給出了該實現(xiàn)方案在下行無線信道基帶發(fā)送單元中的應(yīng)用。
- 關(guān)鍵字: TD-SCDMA,DSP+FPGA
開發(fā)DSP硬件驅(qū)動程序的一種方法

- 本文介紹一種開發(fā)TI公司DSP片內(nèi)及片外硬件外設(shè)驅(qū)動程序的方法,并以C5000 DSP的McBSP/DMA及TMS320C5509的USB驅(qū)動程序開發(fā)為具體對象,介紹這種方法的應(yīng)用。
- 關(guān)鍵字: DSP,硬件驅(qū)動程序
用DSP實現(xiàn)CPLD多方案現(xiàn)場可編程配置

- 1 總體描述 ?? 系統(tǒng)中的DSP采用TI公司的定點數(shù)字信號處理器TMS320C5402。它采用4總線4級流水線的增強型哈佛結(jié)構(gòu),處理速度為100MIPS;具有片內(nèi)4K×16位的ROM和16K×16位的DARAM, 2個多通道緩沖串行口(McBSP),1個直接存儲控制器(DMA)等片內(nèi)外圍電路;外部可擴展至1M×16位存儲空間,芯片采用3.3V電源電壓。 ?? TMS320C5402的多通道緩沖串行口(mu
- 關(guān)鍵字: DSP CPLD
Xilinx宣布Virtex-5 SXT全線產(chǎn)品量產(chǎn)
- 賽靈思公司宣布面向數(shù)字信號處理(DSP)優(yōu)化的Virtex?-5 SXT系列全線產(chǎn)品實現(xiàn)量產(chǎn)。這些產(chǎn)品是Xilinx? XtremeDSP? 解決方案的一部分,該解決方案包括開發(fā)套件、設(shè)計軟件、IP和參考設(shè)計。Virtex-5 SXT平臺器件針對高性能而優(yōu)化,能夠為包括無線、測試和測量以及國防應(yīng)用在內(nèi)的眾多應(yīng)用提供超過350 GMACs的定點運算性能,并為諸如醫(yī)療影像等應(yīng)用提供高達82.5 GFLOPS的浮點DSP性能。 65nm Virtex-5 SXT系列
- 關(guān)鍵字: 賽靈思 DSP Virtex-5 SXT
fpga+dsp介紹
您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
