在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga+dsp

            2010年FPGA盤點:兩巨頭在28nm中采用新技術(shù)

            •   FPGA可以讓產(chǎn)品設(shè)計人員自由改寫邏輯。由于FPGA無需在寫入電路信息時使用掩模,因此與使用ASIC時相比,設(shè)備廠商可以大幅削減開發(fā)費用。日本國內(nèi)外設(shè)備廠商著眼于此,紛紛開始采用FPGA。   在此背景下,F(xiàn)PGA業(yè)界在2010年出現(xiàn)了許多采用28nm級制造工藝的新技術(shù)。打頭陣的是美國阿爾特拉(Altera)。該公司在2010年2月發(fā)布了28nm工藝FPGA產(chǎn)品中使用的最尖端核心技術(shù)。此次發(fā)布的新技術(shù)分別是“EmbeddedHardCopyBlocks”、“部分重
            • 關(guān)鍵字: FPGA  28nm  

            ARM和DSP設(shè)計的地震加速度信號處理系統(tǒng)

            • ARM和DSP設(shè)計的地震加速度信號處理系統(tǒng),摘 要:為滿足光纖傳感地震加速度計對實時性、高精度以及網(wǎng)絡(luò)化的要求,提出了基于ARM 和DSP雙核微處理器的嵌入式系統(tǒng)設(shè)計方案.對3x3耦合器輸出的相位已調(diào)加速度信號進(jìn)行解調(diào)、頻譜分析,并提供了以太網(wǎng)傳輸控制接口
            • 關(guān)鍵字: 信號  處理  理系  加速度  地震  DSP  設(shè)計  ARM  

            HMR3000電子羅盤與DSP的接口設(shè)計及編程

            • HMR3000電子羅盤與DSP的接口設(shè)計及編程,摘要:針對光電搜索偵察系統(tǒng)報告搜索到的空中目標(biāo)當(dāng)前方位、俯仰位置給后端武器打擊系統(tǒng)的需要,在光電搜索系統(tǒng)與后端武器打擊系統(tǒng)之間建立大地坐標(biāo)系是解決此類問題的較好方法,以便后端武器打擊系統(tǒng)指向搜索到的空
            • 關(guān)鍵字: DSP  

            基于TMS320VC5410的DES加密系統(tǒng)設(shè)計

            • 摘要:數(shù)據(jù)加密標(biāo)準(zhǔn)DES是對稱密碼體系中應(yīng)用最廣泛的算法之一。為了滿足信息安全和加密型數(shù)據(jù)采集系統(tǒng)的密鑰的有效存儲,設(shè)計基于 TMS320VC5410系列DSP和SLE5542型IC卡的DES加密系統(tǒng)。采用MeBSPl接口與CD4066開關(guān)電源
            • 關(guān)鍵字: DSP  

            DSP電源系統(tǒng)的低功耗設(shè)計

            • 本文介紹了TI公司最新推出的適合DSP低功耗電源系統(tǒng)設(shè)計的開關(guān)電源芯片,并設(shè)計了基于該芯片的雙電源方案,滿足DSP系統(tǒng)要求的上電順序。
            • 關(guān)鍵字: 設(shè)計  功耗  系統(tǒng)  電源  DSP  

            基于DSP+FPGA的機(jī)器人語音識別系統(tǒng)的設(shè)計

            • 基于DSP+FPGA的機(jī)器人語音識別系統(tǒng)的設(shè)計,1 引言

              機(jī)器人聽覺系統(tǒng)主要是對人的聲音進(jìn)行語音識別并做出判斷,然后輸出相應(yīng)的動作指令控制頭部和手臂的動作,傳統(tǒng)的機(jī)器人聽覺系統(tǒng)一般是以PC機(jī)為平臺對機(jī)器人進(jìn)行控制,其特點是用一臺計算機(jī)作為機(jī)器人的
            • 關(guān)鍵字: 識別  系統(tǒng)  設(shè)計  語音  機(jī)器人  DSP  FPGA  基于  

            基于 DSP的嵌入式系統(tǒng)通過地址映射方式實現(xiàn)片外FLASH擦寫

            • 基于 DSP的嵌入式系統(tǒng)通過地址映射方式實現(xiàn)片外FLASH擦寫,1 引言

              在DSP系統(tǒng)的設(shè)計中,經(jīng)常要使用片外存儲器擴(kuò)充系統(tǒng)存儲空間。特別是當(dāng)DSP的片內(nèi)數(shù)據(jù)存儲器和程序存儲器容量比較小時, 必須把一部分?jǐn)?shù)據(jù),如常量、原始數(shù)據(jù)庫等存儲到片外的存儲器中,從而節(jié)省DSP芯片內(nèi)部
            • 關(guān)鍵字: 方式  實現(xiàn)  FLASH  擦寫  映射  地址  DSP  嵌入式  系統(tǒng)  通過  

            基于FPGA技術(shù)的射頻識別RFID板級標(biāo)簽設(shè)計

            • 射頻識別(RadioFrequencyIdentification,RFID)技術(shù)是一種新興的非接觸式自動識別技術(shù),在工業(yè)自動化、商業(yè)自...
            • 關(guān)鍵字: RFID  射頻識別  FPGA  板級標(biāo)簽  

            FPGA設(shè)計的新功能保證視頻技術(shù)

            • FPGA設(shè)計的新功能保證視頻技術(shù),視頻越來越多地應(yīng)用在我們生活中,除了在電視上的應(yīng)用,還被應(yīng)用在計算機(jī)、汽車、PDA/PMP、iPod和手機(jī)上。現(xiàn)在,甚至冰箱上可能也應(yīng)用視頻!消費應(yīng)用產(chǎn)品在設(shè)計中集成流式視頻,結(jié)果引入了許多標(biāo)準(zhǔn)和專有的加密算法。
            • 關(guān)鍵字: 視頻技術(shù)  保證  新功能  設(shè)計  FPGA  

            ARM設(shè)計的FPGA可重構(gòu)配置方法的實現(xiàn)及應(yīng)用

            • ARM設(shè)計的FPGA可重構(gòu)配置方法的實現(xiàn)及應(yīng)用,摘要:文中詳述了FPGA被動串行配置方式的時序,給出配置流程圖及實現(xiàn)的程序代碼,并通過實例驗證了該方法的優(yōu)越性及應(yīng)用前景.通過介紹FPGA的各種配置方式,提出了一種基于ARM處理器的FPGA動態(tài)配置方法,充分利用ARM
            • 關(guān)鍵字: 方法  實現(xiàn)  應(yīng)用  配置  重構(gòu)  設(shè)計  FPGA  ARM  

            基于FPGA的數(shù)據(jù)采集板設(shè)計與實現(xiàn)

            • 基于FPGA的數(shù)據(jù)采集板設(shè)計與實現(xiàn),數(shù)據(jù)采集板作為雷達(dá)信號處理系統(tǒng)中的接收前端,必須面對越來越高的要求,為后續(xù)信號處理提供可靠的保證。將數(shù)據(jù)采集板獨立設(shè)計提高了通用性,降低了系統(tǒng)的研制時間,因此成為雷達(dá)信號處理系統(tǒng)設(shè)計的發(fā)展趨勢。采用ADC和F
            • 關(guān)鍵字: 實現(xiàn)  設(shè)計  數(shù)據(jù)采集  FPGA  基于  

            一種新的混沌RNG的實現(xiàn)方案及FPGA實現(xiàn)

            • 一種新的混沌RNG的實現(xiàn)方案及FPGA實現(xiàn),在SoC(System on Chip)廣泛應(yīng)用的今天,如何設(shè)計一個基于Ic的RiNG就成為安全通信應(yīng)用的急切需要。隨機(jī)噪聲源(如熱噪聲和發(fā)射噪聲)存在于IC中卻總是被人為地屏蔽掉了。因此,利用電路噪聲放大的商用RNG設(shè)計需要專門的
            • 關(guān)鍵字: 實現(xiàn)  FPGA  方案  混沌  RNG  

            基于FPGA的雷達(dá)數(shù)字脈沖壓縮技術(shù)

            • 基于FPGA的雷達(dá)數(shù)字脈沖壓縮技術(shù),脈沖壓縮技術(shù)是指對雷達(dá)發(fā)射的寬脈沖信號進(jìn)行調(diào)制(如線性調(diào)頻、非線性調(diào)頻、相位編碼),并在接收端對回波寬脈沖信號進(jìn)行脈沖壓縮處理后得到窄脈沖的實現(xiàn)過程。脈沖壓縮有效地解決了雷達(dá)作用距離與距離分辨率之間的矛
            • 關(guān)鍵字: 壓縮  技術(shù)  脈沖  數(shù)字  FPGA  雷達(dá)  基于  

            System C特點及FPGA設(shè)計

            • System C特點及FPGA設(shè)計,一、概述   

              SYSTEM C 是由 Synospy Inc. 提出的,目前最新的版本為V2.0。它提出的目的就是以一種系統(tǒng)設(shè)計的思想進(jìn)行系統(tǒng)設(shè)計。它將軟件算法與硬件實現(xiàn)很好的結(jié)合在一起,提高了整個系統(tǒng)設(shè)計的效率和正確性。
            • 關(guān)鍵字: 設(shè)計  FPGA  特點  System  

            標(biāo)準(zhǔn)單元ASIC和FPGA的權(quán)衡及結(jié)構(gòu)化ASIC

            • 標(biāo)準(zhǔn)單元ASIC和FPGA的權(quán)衡及結(jié)構(gòu)化ASIC,多種制造FPGA的深亞微米工藝,如Xilinx公司最新Spartan-3系列產(chǎn)品采用的90納米工藝(參考文獻(xiàn)1),使每塊芯片上的門電路數(shù)量變得越來越大。如果您的設(shè)計使用FPGA的嵌入式存儲器陣列和擴(kuò)散式模擬及數(shù)字功能模塊,如DL
            • 關(guān)鍵字: ASIC  結(jié)構(gòu)化  權(quán)衡  FPGA  標(biāo)準(zhǔn)  單元  
            共9877條 412/659 |‹ « 410 411 412 413 414 415 416 417 418 419 » ›|

            fpga+dsp介紹

            您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
            歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473