在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga+dsp

            基于DSP的單兵背負(fù)式短波數(shù)字通信系統(tǒng)

            • 基于DSP的單兵背負(fù)式短波數(shù)字通信系統(tǒng),二十一世紀(jì)的戰(zhàn)爭將以數(shù)字化戰(zhàn)場為背景,而數(shù)字化戰(zhàn)場的一個重要特點(diǎn)是信息可以直達(dá)單個士兵。采用基于軟件無線電的思想,應(yīng)用第三代數(shù)字信號處理器 TMS320C31和數(shù)模轉(zhuǎn)換芯片TLC32044等器件構(gòu)成短波自適應(yīng)調(diào)制解調(diào)器的
            • 關(guān)鍵字: DSP  通信  A/D  存儲器  電池  

            實(shí)時視頻數(shù)據(jù)采集的FPGA實(shí)現(xiàn)

            • 摘 要: 介紹一種在工礦監(jiān)視系統(tǒng)中采用FPGA實(shí)現(xiàn)視頻數(shù)據(jù)實(shí)時采集和顯示的設(shè)計(jì)方案。系統(tǒng)中采用FPGA和視頻解碼器實(shí)現(xiàn)了高速連續(xù)的視頻數(shù)據(jù)采集與處理。處理后的視頻信號通過VGA格式轉(zhuǎn)換,可以在現(xiàn)場VGA顯示器
            • 關(guān)鍵字: FPGA  實(shí)時視頻  數(shù)據(jù)采集    

            一種多光譜可見光遙感圖像壓縮系統(tǒng)設(shè)計(jì)

            • 摘要:為了實(shí)現(xiàn)多光譜可見光遙感圖像高質(zhì)量壓縮的要求,提出以JPEG2000壓縮標(biāo)準(zhǔn)為理論,將FPGA與專用壓縮芯片...
            • 關(guān)鍵字: 遙感圖像  JPEG2000  ADV212  FPGA  

            基于ADSP-TS201S的多DSP并行系統(tǒng)設(shè)計(jì)

            • 基于ADSP-TS201S的多DSP并行系統(tǒng)設(shè)計(jì),摘要:為滿足寬帶雷達(dá)信號處理對處理速度和實(shí)時性的要求,提出一種基于4片ADSP-TS201S的DSP并行系統(tǒng)設(shè)計(jì)。通過分析比較3種ADSP-TS2 01S的并行處理結(jié)構(gòu),結(jié)合實(shí)際需求,采用外部總線共享與鏈路口混合耦合的多DSP并
            • 關(guān)鍵字: DSP  FPGA  

            基于DSP的OQPSK調(diào)制器設(shè)計(jì)與實(shí)現(xiàn)

            • 針對OQPSK(偏移正交相移鍵控)調(diào)制原理,提出了在C54系列DSP處理器上實(shí)現(xiàn)OQPSK調(diào)制器的一種新方案,給出了其在CCS(C5000)開發(fā)環(huán)境下的仿真波形并在硬件平臺上進(jìn)行了實(shí)驗(yàn)驗(yàn)證。實(shí)驗(yàn)表明,所設(shè)計(jì)的調(diào)制器具有體積小、功耗低及穩(wěn)定可靠等優(yōu)點(diǎn)。
            • 關(guān)鍵字: 設(shè)計(jì)  實(shí)現(xiàn)  調(diào)制器  OQPSK  DSP  基于  

            DDS原理及基于FPGA的實(shí)現(xiàn)

            • 本文主要介紹了DDS的原理及通過FPGA來實(shí)現(xiàn)。
            • 關(guān)鍵字: FPGA  DDS  原理    

            基于FPGA的卷積碼的編/譯碼器設(shè)計(jì)

            • 卷積碼是Elias在1955年最早提出的,稍后,Wozencraft在1957年提出了一種有效譯碼方法,即序列譯碼。Massey在1...
            • 關(guān)鍵字: FPGA  卷積碼  維特比  軟件無線電  

            嵌入式系統(tǒng)設(shè)計(jì)與應(yīng)用 使用SBC和DSP

            • 嵌入式系統(tǒng)設(shè)計(jì)與應(yīng)用 使用SBC和DSP,1 引言

              嵌入式系統(tǒng)是以應(yīng)用為中心、以計(jì)算機(jī)技術(shù)為基礎(chǔ)、軟硬件可裁剪、適應(yīng)應(yīng)用系統(tǒng)對 功能、可靠性、成本、體積、功耗等有嚴(yán)格要求的專用計(jì)算機(jī)系統(tǒng)。其主要由嵌入式處理器、 相關(guān)支撐硬件、嵌入式操作系統(tǒng)及應(yīng)
            • 關(guān)鍵字: DSP  

            多光譜可見光遙感圖像壓縮系統(tǒng)設(shè)計(jì)

            • 摘要:為了實(shí)現(xiàn)多光譜可見光遙感圖像高質(zhì)量壓縮的要求,提出以JPEG2000壓縮標(biāo)準(zhǔn)為理論,將FPGA與專用壓縮芯片ADV212相結(jié) 合的空間遙感圖像壓縮方法。該系統(tǒng)設(shè)計(jì)采用ADV212,通過小波變換及熵編碼實(shí)現(xiàn)對大數(shù)據(jù)量的空間
            • 關(guān)鍵字: RAM  FPGA  AD  

            基于CAN總線與RS485的DSP通信接口設(shè)計(jì)

            • 1.概述

              現(xiàn)場總線是一種開放式、數(shù)字化、多點(diǎn)通信的控制系統(tǒng)局域網(wǎng)絡(luò),是當(dāng)今自動化領(lǐng)域中最具有應(yīng)用前景的技術(shù)之一 ,CAN總線是現(xiàn)場總線中的應(yīng)用熱點(diǎn)。由于CAN總線具有通信速率高、開放性好、報(bào)文短、糾錯能
            • 關(guān)鍵字: DSP  CAN  

            一種基于FPGA的信道化接收機(jī)的研究與設(shè)計(jì)

            • 現(xiàn)代電子戰(zhàn)場的電磁環(huán)境復(fù)雜多變,信號環(huán)境朝著密集化、復(fù)雜化、占用電磁頻譜寬帶化的方向發(fā)展。另一方面...
            • 關(guān)鍵字: 信道化接收機(jī)  FPGA  信道化  ADC  

            短幀Turbo譯碼器的FPGA實(shí)現(xiàn)

            • 短幀Turbo譯碼器的FPGA實(shí)現(xiàn),  Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時大等問題,嚴(yán)重制約了Turbo碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計(jì)一個簡單有效的譯碼器是目前Turbo碼實(shí)用化研究的重點(diǎn)。本文主要介紹了短幀
            • 關(guān)鍵字: 實(shí)現(xiàn)  FPGA  Turbo  短幀  

            基于CPLD的DSP人機(jī)接口模塊設(shè)計(jì)

            • 基于CPLD的DSP人機(jī)接口模塊設(shè)計(jì),  CPLD(Complex programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式和高集成、高速、高可靠性等明顯的特點(diǎn)?! ≡诔咚兕I(lǐng)域和實(shí)時測控方面有非常廣泛的應(yīng)用,
            • 關(guān)鍵字: 模塊  設(shè)計(jì)  接口  人機(jī)  CPLD  DSP  基于  
            共9877條 416/659 |‹ « 414 415 416 417 418 419 420 421 422 423 » ›|

            fpga+dsp介紹

            您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
            歡迎您創(chuàng)建該詞條,闡述對fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473