在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> fpga soc

            基于FPGA+MATLAB的串行多階FIR濾波器設(shè)計

            • 摘要 FIR濾波器的設(shè)計分為濾波器系數(shù)計算和濾波器結(jié)構(gòu)的具體兩個部分。為說明使用FPGA實現(xiàn)FIR的靈活性,文中列舉了一個多階串行FIR濾波器實例,并給出主要的源代碼和相關(guān)模塊的時序和功能說明,最后使用Matlab和Quartusii聯(lián)合仿真驗證了FPGA硬濾波器工程的正確性。 關(guān)鍵詞 FPGA;FIR數(shù)字濾波器;Matlab;仿真 數(shù)字濾波器是用于過濾時間離散信號的數(shù)字系統(tǒng),通過對抽樣數(shù)據(jù)進行數(shù)學處理達到頻域濾波的目的。根據(jù)單位沖激響應函數(shù)的時域特性可分為兩類:無限沖激響應(Infinite Imp
            • 關(guān)鍵字: FPGA  MATLAB  

            基于FPGA+DSP的多通道單端/差分信號采集系統(tǒng)設(shè)計

            • 摘要 介紹了一種基于DSP+FPGA的平臺,主要利用ADS8517AD轉(zhuǎn)換芯片構(gòu)成的具有32路單端通道或16路差分通道的信號采集存儲系統(tǒng),該系統(tǒng)通道可以選擇切換,且采樣率也可以改變,具有較強的靈活性。 關(guān)鍵詞 DSP;FPGA;ADS8517;通道切換 在信號處理過程中,經(jīng)常采用DSP+FPGA協(xié)同處理的方法。是因為DSP雖然可以實現(xiàn)較高速率的信號采集,但其指令更適于實現(xiàn)算法而不是邏輯控制,其外部接口的通用性較差。而FPGA時鐘頻率高、內(nèi)部延時小,全部控制邏輯由硬件完成,速度快、效率高,適合于大數(shù)據(jù)量
            • 關(guān)鍵字: FPGA  DSP  

            基于NiosII軟核的圖形用戶接口設(shè)計

            • 摘要 采用SOPC可編程片上系統(tǒng)技術(shù),將NiosII32位處理器軟核嵌入到FPGA現(xiàn)場可編程門陣列中。通過VGA顯示控制模塊,構(gòu)建VGA顯示系統(tǒng),該系統(tǒng)具有體積小、功耗低、可靠性強等特點。同時,通過軟硬件結(jié)合設(shè)計,使得系統(tǒng)更有利于修改和重復使用。 關(guān)鍵詞 SOPC;VGA控制;NiosII;FPGA 隨著大規(guī)模集成電路技術(shù)的不斷發(fā)展,嵌入式計算機系統(tǒng)開始從MCU逐步過渡到SOC的新階段。SOPC是一種靈活、高效的SOC解決方案。其集成了處理器、存儲器、各種外圍設(shè)備等系統(tǒng)設(shè)計需要的部件,構(gòu)建成一個可編程
            • 關(guān)鍵字: FPGA  NiosII  

            Altera宣布為高性能FPGA提供高效的電源轉(zhuǎn)換解決方案

            •   Altera公司日前宣布開始提供新款電源轉(zhuǎn)換解決方案,方便了電路板開發(fā)人員設(shè)計負載點電源方案,以最低的系統(tǒng)功耗實現(xiàn)FPGA最佳性能。新款電源轉(zhuǎn)換解決方案包括單片40A驅(qū)動器和同步MOSFET電源,經(jīng)過優(yōu)化,可以滿足Altera高性能Stratix??V、Arria??10以及Stratix??10?FPGA和SoC的核心需求。當系統(tǒng)設(shè)計人員需要將高性能FPGA集成到系統(tǒng)中時,它為系統(tǒng)設(shè)計人員提供了高效的高密度電源轉(zhuǎn)換方案?! ⌒驴铍娫?型號ET4040)滿足了高
            • 關(guān)鍵字: Altera  FPGA  ET4040  

            一種基于FPGA和DSP的圖行顯示控制系統(tǒng)設(shè)計

            • 摘要 提出了一種基于DSP和FPGA的圖行顯示控制系統(tǒng),以及系統(tǒng)各部分的設(shè)計方法和思想。硬件上充分利用DSP高速計算和FPGA并行處理特點;軟件上給出了圖形圖像、漢字字符等的驅(qū)動函數(shù)。通過鍵盤輸入和圖形圖像顯示的功能,系統(tǒng)驗證表明,系統(tǒng)可以滿足圖像、正弦波、三角波等較為復雜的動態(tài)圖形的顯示,效果良好。 關(guān)鍵詞 DSP;FPGA;圖像顯示控制 隨著現(xiàn)代電子信息技術(shù)的發(fā)展,人機交互、圖形圖像數(shù)據(jù)的輸出顯示在系統(tǒng)設(shè)計中越來越重要,一方面要求各種參數(shù)的輸入,另一方面要求將數(shù)據(jù)結(jié)構(gòu)顯示出來。文中設(shè)計的基于DSP
            • 關(guān)鍵字: FPGA  DSP  

            基于軟核NiosⅡ的實時人臉檢測系統(tǒng)

            • 摘要 基于FPGA內(nèi)嵌的NiosⅡ處理器,設(shè)計了一個實時人臉檢測系統(tǒng)。介紹了基于Haar特征的AdaBoost人臉檢測算法,描述了依據(jù)AdaBoost算法的人臉檢測軟件實現(xiàn)過程,最后在以Altera公司CycloneⅡ系列EP2C70為核心芯片的DE-2開發(fā)平臺上,對檢測系統(tǒng)進行了整體設(shè)計。測試結(jié)果表明,系統(tǒng)有較高的檢測率,可以滿足實時人臉檢測的要求。 關(guān)鍵詞 人臉檢測;FPGA;AdaBoost算法;分類器 人臉檢測是指在圖像中判斷是否有人臉存在,并且將檢測到的人臉部分在圖像中標識出來的過程。作為人
            • 關(guān)鍵字: FPGA  NiosⅡ  

            一種基于FPGA的無人機控制器設(shè)計方案

            • 摘要:根據(jù)無人機系統(tǒng)的控制特點,提出了一種基于FPGA的無人機控制器設(shè)計方案,并完成了該方案的軟硬件設(shè)計。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發(fā)送等功能模塊集成到FPGA內(nèi)部,簡化了控制器硬件結(jié)構(gòu)。實際應用表明,該無人機控制器具有指令群延時低、功能可擴展性強等優(yōu)點,能夠滿足使用要求。 關(guān)鍵詞:無人機控制器;FPFG;鍵盤掃描;UART 無人機的飛行控制和機載電子設(shè)備的控制指令主要通過地面控制計算機中的軟件或者無人機控制器產(chǎn)生,這兩種相互獨立的控制方式互為備份。而無人機控制器主要由硬
            • 關(guān)鍵字: FPGA  UART  

            基于ARM7和FPGA的多軸控制器設(shè)計

            • 摘要:介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時控制多路電機的運動。利用Verilog HDL硬件描述語言在FPGA中實現(xiàn)了電機控制邏輯,主要包括脈沖控制信號產(chǎn)生、加減速控制、編碼器反饋信號的辨向和細分、絕對位移記錄、限位信號保護邏輯等。論文中給出了FPGA內(nèi)部一些核心邏輯單元的實現(xiàn),并利用QuartusⅡ、Modelsim SE軟件對關(guān)鍵邏輯及時序進行了仿真。實際使用表明該控制器可以很好控制多軸電機的運動,并且
            • 關(guān)鍵字: ARM7  FPGA  

            一款基于FPGA和DDS的數(shù)字調(diào)制信號發(fā)生器設(shè)計

            • 摘要:為了提高數(shù)字調(diào)制信號發(fā)生器的頻率準確度和穩(wěn)定度,并使其相關(guān)技術(shù)參數(shù)靈活可調(diào),提出了基于FPGA和DDS技術(shù)的數(shù)字調(diào)制信號發(fā)生器設(shè)計方法。利用Matlab/Simulink、DSP Builder、QuartusⅡ3個工具軟件,進行基本DDS建模,然后在DDS模塊的基礎(chǔ)上,通過單片機等電路組成的控制單元的邏輯控制作用,根據(jù)通信系統(tǒng)中數(shù)字調(diào)制方式的基本原理,設(shè)計并實現(xiàn)了數(shù)字調(diào)制信號發(fā)生器,從而實現(xiàn)二進制頻移鍵控(2FSK)、二進制相移鍵控(2PSK)和二進制幅移鍵控(2ASK)3種基本的二進制數(shù)字調(diào)制。
            • 關(guān)鍵字: FPGA  DDS  

            基于FPGA的JPEG2000數(shù)據(jù)壓縮實現(xiàn)

            • 摘要:高性能的數(shù)據(jù)壓縮可以有效的減少數(shù)據(jù)對存儲空間和通信帶寬的要求,降低通信成本。為解決圖像數(shù)據(jù)的高壓縮性能問題,本文提出了基于JPEG2000標準的數(shù)據(jù)壓縮系統(tǒng)的FPGA實現(xiàn)方案。相對于軟件算法實現(xiàn)和其他硬件方法,采用FPGA硬件實現(xiàn)可降低系統(tǒng)復雜度提高性能。最終設(shè)計的IP核具有資源占用少,性能良好和便于擴展等優(yōu)點,能夠滿足通信傳輸和照相設(shè)備等應用需求。 關(guān)鍵詞:JPEG2000;數(shù)據(jù)壓縮;FPGA;DWT 近年來通信領(lǐng)域中信息的傳輸總量急速擴大。由于存儲空間有限、通信帶寬等因素的限制,數(shù)據(jù)通常需要
            • 關(guān)鍵字: FPGA  JPEG2000  

            基于FPGA的射頻卡實時消費記錄系統(tǒng)設(shè)計

            • 摘要:基于使用戶刷卡消費的數(shù)據(jù)可進行采集存儲的目的,采用了在FPGA平臺上設(shè)計一種射頻卡實時消費記錄系統(tǒng)的方法。該系統(tǒng)采用了FATFS文件系統(tǒng),可將用戶數(shù)據(jù)及時保存到SD卡之中。通過對軟硬件模塊和上位機的設(shè)計,采用FPGA為開發(fā)平臺,對用戶刷卡消費的記錄寫入到SD卡中。利用SD卡的移動性,可方便地實現(xiàn)與計算機的數(shù)據(jù)交換,達到數(shù)據(jù)分析的目的。此法便于客戶對消費記錄的核對,具有實際商業(yè)價值。 關(guān)鍵詞:FPGA;NIOS II;FM1702SL;SD;文件系統(tǒng) 文中主要討論射頻卡實時消費記錄系統(tǒng)的硬件和軟件
            • 關(guān)鍵字: FPGA  SOPC  

            飛思卡爾城域小區(qū)基站處理器推動LTE基礎(chǔ)架構(gòu)邁向移動寬帶時代

            •   隨著智能互聯(lián)設(shè)備數(shù)量的快速增長以及數(shù)字內(nèi)容的不斷增加,已經(jīng)形成了一個全球范圍的移動數(shù)字流,原始設(shè)備制造商(OEM)和運營商需要提升網(wǎng)絡性能,同時控制資本支出成本、提高電源效率并支持4G/LTE標準。雖然宏小區(qū)是全球無線基礎(chǔ)架構(gòu)系統(tǒng)的根本,但運營商越來越期望城域小區(qū)能為人口稠密的城市地區(qū)和大型企業(yè)提供全方位的覆蓋?! 閼獙@些挑戰(zhàn),飛思卡爾半導體日前推出新一代QorIQ?Qonverge系列片上基站(SoC)。為幫助運營商增加容量并在用戶密集地區(qū)增加覆蓋,全新的B3421基站SoC采用數(shù)字前
            • 關(guān)鍵字: LTE  SoC  DSP  RFIC  201404  

            ASIC和SoC設(shè)計中嵌入式存儲器的優(yōu)化

            • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡家園
            • 關(guān)鍵字: ASIC  嵌入式存儲器  SoC  IP  

            基于FPGA和STM32的CAN總線運動控制器設(shè)計

            • 摘要:運用低功耗COrtex—M3微控制器STM32F103VBT6和FPGA芯片設(shè)計一種基于CAN總線的運動控制器。介紹系統(tǒng)的體系結(jié)構(gòu)、主要硬件設(shè)計和軟件結(jié)構(gòu)。利用FPGA高速處理能力實現(xiàn)控制算法,與外界通信采用STM32和CAN總線技術(shù),系統(tǒng)穩(wěn)定可靠,另外,將設(shè)計好的FPGA程序或是C程序進行封裝,系統(tǒng)的可移植性強。 關(guān)鍵詞:STM32;FPGA;CAN總線;運動控制 如今,運動控制正朝著高速度、高精度、開放式的方向發(fā)展,從而對執(zhí)行部件提出了更高的要求。過去的運動控制器主要是基于單片機
            • 關(guān)鍵字: STM32  FPGA  

            Marvell發(fā)布全新28納米萬兆以太網(wǎng)和千兆以太網(wǎng)分組處理器產(chǎn)品

            •   全球整合式芯片解決方案的領(lǐng)導廠商美滿電子科技日前宣布推出全新Marvell??Prestera??DX分組處理器系列,為新一代接入網(wǎng)帶來安全、節(jié)能的解決方案。Marvell?Prestera?DX產(chǎn)品家族采用了先進的SoC架構(gòu),延續(xù)了公司在基于28納米工藝的高集成度分組交換領(lǐng)域的領(lǐng)先地位。其中DX3300和DX3200家族設(shè)計用于簡化和保護這些融合的接入部署。此外,隨著市場加速采用萬兆以太網(wǎng)服務器,業(yè)界對于DX8200分組處理器家族的需求也不斷攀升。該處理器家族
            • 關(guān)鍵字: Marvell  以太網(wǎng)  SoC  DX3300  PHY  
            共7933條 199/529 |‹ « 197 198 199 200 201 202 203 204 205 206 » ›|

            fpga soc介紹

            您好,目前還沒有人創(chuàng)建詞條fpga soc!
            歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473