fpga soc 文章 進入fpga soc技術社區(qū)
在使用CNN算法的云數(shù)據(jù)中心,Altera FPGA實現(xiàn)的加速功能具有優(yōu)異的每瓦性能
- Altera公司今天宣布,微軟采用Altera Arria® 10 FPGA (現(xiàn)場可編程門陣列)實現(xiàn)基于CNN (卷積神經(jīng)網(wǎng)絡)算法的數(shù)據(jù)中心加速功能,其每瓦性能非常優(yōu)異。這些算法通常用于圖像分類、圖像識別,以及自然語言處理等。 微軟研究人員在云技術上不斷取得進展,采用Arria 10開發(fā)套件和Arria 10 FPGA工程樣片,展示了每瓦40 GFLOPS的性能——數(shù)據(jù)中心業(yè)界最好的性能水平。而且,與GPGPU相比,在CNN平臺上,這一FPGA的性能功耗比是C
- 關鍵字: Altera FPGA
一種面向云架構的高性能網(wǎng)絡接口實現(xiàn)技術
- 0概述 在傳統(tǒng)的電信IT產(chǎn)品中,高性能網(wǎng)絡接口一般采用特殊的硬件模塊來實現(xiàn),比如網(wǎng)絡處理器、ASIC、FPGA等等。這些特殊硬件模塊一般會采用特殊的架構和指令集對網(wǎng)絡數(shù)據(jù)收發(fā)過程進行優(yōu)化以達到更好的性能。然而,這也相應使得開發(fā)和維護這些模塊的成本非常的昂貴,同時還有一個無法解決的問題是基于這些特殊硬件模塊實現(xiàn)的網(wǎng)絡接口不能移植到云中,因為它們跟硬件的耦合度太高了。摩爾定律的出現(xiàn),使得通用處理器的性能得到了極大的提升,這也為基于通用處理器實現(xiàn)高性能網(wǎng)絡接口提供了可能,同時也為移植到云中提供了前提條
- 關鍵字: 網(wǎng)絡接口 FPGA
燦芯半導體運用Cadence數(shù)字設計實現(xiàn)和Signoff工具,提升了4個SoC設計項目的質量并縮短了上市時間
- Cadence今天宣布燦芯半導體(Brite Semiconductor Corporation)運用Cadence® 數(shù)字設計實現(xiàn)和signoff工具,完成了4個28nm系統(tǒng)級芯片(SoC)的設計,相比于先前的設計工具,使其產(chǎn)品上市時間縮短了3周。通過使用Cadence設計工具,燦芯半導體的設計項目實現(xiàn)了提升20%的性能和節(jié)省10%的功耗。 燦芯半導體使用Cadence Encounter® 數(shù)字設計實現(xiàn)系統(tǒng)用于物理實現(xiàn)、Cadence Voltus™ IC電源完整
- 關鍵字: Cadence SoC
Altera宣布通過與Mentor Graphics合作,推出業(yè)界領先的SoC FPGA系列產(chǎn)品虛擬原型
- Altera公司今天宣布,與Mentor Graphics合作為嵌入式軟件開發(fā)人員提供同類最佳的Vista®虛擬平臺,它支持Altera全系列SoC FPGA,包括具有64位四核ARM® Cortex-A53處理器的第三代14 nm Stratix® 10 SoC。這些先進的SoC虛擬平臺加速了整個產(chǎn)品生命周期中嵌入式軟件的開發(fā),顯著縮短了產(chǎn)品面市時間,同時降低了成本。 Mentor Graphics Vista SoC虛擬平臺是經(jīng)過預先開發(fā)的全功能ARM處理器子系統(tǒng)仿真
- 關鍵字: Altera Mentor Graphics FPGA
Altera發(fā)售20 nm SoC
- Altera公司今天開始發(fā)售其第二代SoC系列,進一步鞏固了在SoC FPGA產(chǎn)品上的領先地位。Arria? 10 SoC是業(yè)界唯一在20 nm FPGA架構上結合了ARM?處理器的可編程器件。與前一代SoC FPGA相比,Arria 10 SoC進行了全面的改進,支持實現(xiàn)性能更好、功耗更低、功能更豐富的嵌入式系統(tǒng)。Altera將在德國紐倫堡舉行的嵌入式世界2015大會上展示其基于SoC的解決方案,包括業(yè)界唯一的20 nm SoC FPGA。 Altera的SoC產(chǎn)品市場資深總監(jiān)
- 關鍵字: Altera SoC FPGA
工程師分享:如何正確選擇電源模塊?
- 也許你常常會發(fā)現(xiàn)自己面臨相當緊張的項目最后期限要求。舉例來說,你的經(jīng)理剛給你布置了為一個新電信系統(tǒng)設計電源的任務。設計從在FPGA上實現(xiàn)的概念證明開始,現(xiàn)在到了必須創(chuàng)造電源的時候。一個隔離式電源模塊提供12V電源,為先進的ASIC、微控制器、FPGA和各種其他元件供電。一如既往,這些元件實際上充滿了電路板的空間,提供充分的電力、穩(wěn)定性、熱性能、低噪聲及可靠性需要挑戰(zhàn)物理定律。而你只有一個星期時間來創(chuàng)造這個電源。(嘆息)沒錯,就是這樣,好戲開場了! 由于ASIC、微控制器和FPGA的大電流要求,你
- 關鍵字: FPGA 電源
FPGA在數(shù)字信號處理中的簡單應用
- 數(shù)字信號處理技術已經(jīng)成功運用于信號地濾波、語音、圖像、音頻、信息系統(tǒng)、控制和儀表設備??删幊虜?shù)字信號處理器在20 世紀70 年代地引入更是使DSP 技術突飛猛進,取得巨大成功,這些PDSP 都是基于精簡指令集(RISC)計算機范例的架構。它的優(yōu)勢源于大多說信號處理算法的乘-累加運算(MAC)都是非常密集的。通過多級流水線架構,PDSP 可以獲得僅受陣列乘法器的速度限制的MAC 速度。由此可以認為FPGA 也能夠用來實現(xiàn)MAC 單元,且具有速度優(yōu)勢,但是,如果PDSP 能夠滿足所需要的MAC 速度,那么
- 關鍵字: FPGA 信號處理
基于FPGA的高速PID控制器設計與仿真
- 在CNC(電腦數(shù)控)加工、激光切割、自動化磨輥弧焊系統(tǒng)、步進/伺服電機控制及其他由電機控制的機械組裝定位運動控制系統(tǒng)中,PID控制器應用得非常廣泛。其設計技術成熟,長期以來形成了典型的結構,參數(shù)整定方便,結構更改靈活,能滿足一般控制的要求。 此類運動控制系統(tǒng)的被控量常為速度、角度等模擬量,被控量與設定值之間的誤差值經(jīng)離散化處理后,可由數(shù)字PID控制器實現(xiàn)的控制算法加以運算,最后再轉換為模擬量反饋給被控對象,這就是PID控制中常用的近似逼近原理。 采用這種結構設計的控制系統(tǒng),其性能只能與原連
- 關鍵字: FPGA PID
fpga soc介紹
您好,目前還沒有人創(chuàng)建詞條fpga soc!
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473