在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁 >> 主題列表 >> dsp+fpga

            Xilinx CEO: 新架構(gòu)、新思路、新服務(wù)開創(chuàng)百億FPGA市場(chǎng)

            •   “電子產(chǎn)品需求持續(xù)變化,只給制造商兩條出路――Differentiate or Die (要么追求差異化,要么關(guān)門消亡!)這給可編程器件帶來了巨大的發(fā)展機(jī)遇!”8月28日,年初走馬上任的Xilinx總裁兼CEO Moshe Gavrielov首次接受中國(guó)媒體的采訪,透露了Xilinx新的發(fā)展策略,概括起來就是三“新”:新架構(gòu)、新思路、新服務(wù)。   Moshe曾經(jīng)供職于NSC、LSI、Cadence等公司,從微處理器芯片、ASIC芯片、EDA軟件再到可編
            • 關(guān)鍵字: 處理器  EDA  FPGA  Xilinx  PLD  Moshe  

            基于DSP的寬帶雷達(dá)多片流水分段脈壓處理平臺(tái)設(shè)計(jì)

            •   1 引 言   作為一種探測(cè)目標(biāo)信息的工具,雷達(dá)在現(xiàn)代戰(zhàn)爭(zhēng)中發(fā)揮著舉足輕重的作用。在雷達(dá)回波信號(hào)處理中,通常利用線性調(diào)頻信號(hào)脈沖壓縮技術(shù)來獲得高的距離分辨率。他有效地解決了雷達(dá)作用距離與距離分辨率之間的矛盾,可以在保證雷達(dá)作用距離的情況下提高雷達(dá)的距離分辨力。數(shù)字脈沖壓縮就是利用數(shù)字信號(hào)處理的方法來實(shí)現(xiàn)雷達(dá)信號(hào)的脈沖壓縮,分為時(shí)域和頻域兩種實(shí)現(xiàn)方式。時(shí)域脈壓常用數(shù)字濾波器實(shí)現(xiàn),而頻域脈壓常用專用的FFT芯片或DSP完成。一般而言,對(duì)于小時(shí)寬帶寬積信號(hào),用時(shí)域脈壓較好;但對(duì)于大時(shí)寬帶寬積信號(hào),用頻域脈
            • 關(guān)鍵字: DSP  雷達(dá)  芯片  硬件平臺(tái)  

            基于FPGA圓陣超聲自適應(yīng)波束形成的設(shè)計(jì)

            •   1 引 言   在雷達(dá)及聲納信號(hào)處理系統(tǒng)中,波束形成算法通常采用DSP軟件編程實(shí)現(xiàn),控制邏輯電路采用CPLD來完成,這種方法具有軟件編程靈活、功能易于擴(kuò)展的優(yōu)點(diǎn),但對(duì)于實(shí)時(shí)性能要求很高的系統(tǒng),如雷達(dá)、聲納探測(cè)和超聲成像等系統(tǒng)中為了提高對(duì)目標(biāo)變化實(shí)時(shí)跟蹤和測(cè)量,就必須盡量縮短信號(hào)處理的時(shí)間,過長(zhǎng)的運(yùn)算處理時(shí)間會(huì)對(duì)水下目標(biāo)的探測(cè)性能產(chǎn)生較大的影響。聲納工作環(huán)境中總存在著各種干擾(例如本艦輻射噪聲、近場(chǎng)其他船只的干擾等),普通波束形成系統(tǒng)是一種預(yù)形成波束系統(tǒng),當(dāng)他處在各向同性、均勻韻噪聲場(chǎng)時(shí),可能具有相當(dāng)
            • 關(guān)鍵字: FPGA  芯片  自適應(yīng)  BDF  

            基于Blackfin的智能IP Camera系統(tǒng)設(shè)計(jì)和優(yōu)化

            •   本文基于一套智能IP Camera監(jiān)控系統(tǒng)的具體實(shí)現(xiàn),討論了在新型高性能處理器對(duì)軟件系統(tǒng)實(shí)現(xiàn)的挑戰(zhàn)和思路,軟件系統(tǒng)如何利用現(xiàn)有模塊做整合設(shè)計(jì),保證靈活性和通用性,并討論了一系列系統(tǒng)優(yōu)化手段,以達(dá)到系統(tǒng)性能的最優(yōu)化。   項(xiàng)目背景及概述   近年來,隨著嵌入式應(yīng)用越來越復(fù)雜,應(yīng)用場(chǎng)合越來越多,特別是多媒體功能在各個(gè)領(lǐng)域的飛速發(fā)展,高性能計(jì)算變得無處不在,從消費(fèi)電子,網(wǎng)絡(luò)通訊到工業(yè)控制和監(jiān)控,大多數(shù)應(yīng)用都需要更高的數(shù)字信號(hào)處理能力。出于成本和設(shè)計(jì)難度的考慮,人們傾向于使用單顆芯片完成所有的工作,傳統(tǒng)的
            • 關(guān)鍵字: 嵌入式  處理器  DSP  ADI  

            在下一代無線基站中用低成本FPGA實(shí)現(xiàn)連接

            •   對(duì)于服務(wù)提供者,影響無線接入盈利的主要因素是網(wǎng)絡(luò)的成本。演進(jìn)的基礎(chǔ)設(shè)施支持不斷擴(kuò)大的用戶基站,在設(shè)施的維護(hù)和改進(jìn)過程中,服務(wù)提供者控制網(wǎng)絡(luò)的成本變得越來越重要了。   開放式基站結(jié)構(gòu)發(fā)起組織(OBSAI)   無線原始設(shè)備制造商(成員為Hyundai、LGE、Nokia、Samsung和 ZTE )建立了開放式基站結(jié)構(gòu)發(fā)起組織(OBSAI),針對(duì)收發(fā)基地站收發(fā)信機(jī)(BTS)的配置和互連,從一組通用模塊中開發(fā)了一組規(guī)范。由另外一些無線原始設(shè)備制造商(成員為Ericsson、Huawei、NEC、No
            • 關(guān)鍵字: FPGA  OBSAI  無線網(wǎng)絡(luò)  基站  

            基于FPGA的全數(shù)字FSK調(diào)制解調(diào)器設(shè)計(jì)

            • FSK(Frequeney-ShiftKeying,頻移鍵控)是用不同頻率的載波來傳送數(shù)字信號(hào)。FSK信號(hào)具有抗干擾能力強(qiáng)、傳輸距...
            • 關(guān)鍵字: FPGA  調(diào)制解調(diào)器  

            用FPGA實(shí)現(xiàn)傅立葉變換算法

            • 引言DFT(DiscreteFourierTransformation)是數(shù)字信號(hào)分析與處理如圖形、語音及圖像等領(lǐng)域的重要變換工...
            • 關(guān)鍵字: FFT  FPGA  

            采用FPGA設(shè)計(jì)SDH設(shè)備時(shí)鐘

            • 介紹了一種采用FPGA設(shè)計(jì)的SDH設(shè)備時(shí)鐘的構(gòu)成及設(shè)計(jì)原理;并給出了相關(guān)的測(cè)試結(jié)果;測(cè)試結(jié)果表明該SDH設(shè)備時(shí)鐘完全滿足ITU-T G.813建議規(guī)范的各項(xiàng)時(shí)鐘指標(biāo)要求。
            • 關(guān)鍵字: FPGA  SDH  設(shè)備  時(shí)鐘    

            基于DSP的智能剎車控制系統(tǒng)研究

            • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
            • 關(guān)鍵字: DSP  智能剎車  控制系統(tǒng)  

            合眾達(dá)電子隆重推出增強(qiáng)型XDS560USB仿真器

            •   北京合眾達(dá)電子技術(shù)有限責(zé)任公司日前發(fā)布了增強(qiáng)型XDS560USB仿真器---SEED-XDS560PLUS。這是合眾達(dá)自1993年推出第一臺(tái)國(guó)產(chǎn)TMS320C3X硬件仿真器以來,推出的第七代仿真器。   仿真器的更新?lián)Q代是市場(chǎng)賦予合眾達(dá)的使命,DSP已經(jīng)更加復(fù)雜化。 傳統(tǒng)510跟不上實(shí)際需求,將來主要用在TI比較低端的DSP,如C2000,而對(duì)于TI達(dá)芬奇技術(shù),所用的平臺(tái)則一定是560。   與傳統(tǒng)XDS560USB相比,SEED-XDS560PLUS仿真器有如下特點(diǎn):   1、全面升級(jí),性能穩(wěn)
            • 關(guān)鍵字: 合眾達(dá)  XDS560USB  仿真器  促銷  DSP  

            合眾達(dá)電子推出增強(qiáng)型XDS560USB仿真器

            •   合眾達(dá)電子日前正式對(duì)外發(fā)布了增強(qiáng)型XDS560USB仿真器---SEED-XDS560PLUS,這是合眾達(dá)自1993年推出第一臺(tái)國(guó)產(chǎn)TMS320C3X硬件仿真器以來推出的第七代仿真器。為了降低DSP開發(fā)門檻,更好普及與推廣DSP技術(shù),合眾達(dá)在XDS560PLUS新品發(fā)布的同時(shí),全國(guó)實(shí)行9800元買一送一讓利大活動(dòng)!   與傳統(tǒng)XDS560USB相比,SEED-XDS560PLUS仿真器有如下革命性突破:   1、全面升級(jí),性能穩(wěn)定可靠;   2、USB2.0接口,無需外接電源,低功耗設(shè)計(jì);  
            • 關(guān)鍵字: 合眾達(dá)  仿真器  XDS560USB  DSP  

            利用I2C總線實(shí)現(xiàn)DSP對(duì)增強(qiáng)型視頻輸入理器SAA7111A EVIP的配置

            •   1 引言   圖像處理系統(tǒng)包括圖像采集模塊和圖像處理模塊。本系統(tǒng)設(shè)計(jì)采用SAA7111A EVIP(EnhancedVideo Input Processor)(簡(jiǎn)稱SAA7111A)完成前端圖像采集,使用TMS320VC5509A完成圖像處理。在SAA7111A正常工作前需要對(duì)其進(jìn)行初始化配置,由于這兩款器件內(nèi)部都集成有I2C模塊,可利用I2C總線實(shí)現(xiàn)對(duì)SAA7111A的初始化配置。   2 TMS320VC5509A內(nèi)部I2C模塊   2.1 I2C模塊內(nèi)部結(jié)構(gòu)   TMS320VC550
            • 關(guān)鍵字: 圖像處理  視頻  DSP  CCS  

            基于DSP CCS 2.2實(shí)現(xiàn)指紋識(shí)別預(yù)處理系統(tǒng)

            • 摘要:介紹了采用TI公司的高速DSP芯片TMS320VC5402的指紋識(shí)別系統(tǒng)的預(yù)處理算法和編程實(shí)現(xiàn)。算法實(shí)現(xiàn)采用的DSP集成開發(fā)環(huán)境(IDE)為CCS 2.2。通過采用極值濾波、平滑濾波、拉普拉斯銳化、二值化等對(duì)指紋圖像進(jìn)行預(yù)處理,取得了良好的試驗(yàn)結(jié)果。 關(guān)鍵詞:指紋識(shí)別 DSP TMS320VC5402 CCS 2.2   利用生物認(rèn)證技術(shù)取代傳統(tǒng)的使用鑰匙、身份證、密碼等方法進(jìn)行個(gè)人身份鑒定,可廣泛應(yīng)用于銀行、機(jī)場(chǎng)、公安等領(lǐng)域的出入管理。將信息技術(shù)與生物技術(shù)相結(jié)合的生物認(rèn)證技術(shù)是本世紀(jì)最
            • 關(guān)鍵字: DSP  指紋識(shí)別  TMS320VC5402  CCS 2.2  

            一種擴(kuò)頻通信調(diào)制器的FPGA設(shè)計(jì)與仿真

            •   近年來,隨著經(jīng)濟(jì)的高速增長(zhǎng),無線通信得到了飛速地發(fā)展。由于擴(kuò)展頻譜信號(hào)具有抗干擾、保密、抗偵破和抗衰落等特點(diǎn),擴(kuò)頻通信在軍事無線通信領(lǐng)域(如測(cè)控通信)中被廣泛應(yīng)用;隨著技術(shù)的成熟及成本的降低,其在民用通信市場(chǎng)上具有更廣大的發(fā)展前景。   本文首先介紹了FPGA的設(shè)計(jì)思想及流程,然后以一種擴(kuò)頻通信調(diào)制器為例,描述了如何實(shí)現(xiàn)自頂向下的設(shè)計(jì):包括調(diào)制器的頂層設(shè)計(jì)、劃分的下一層基本單元的設(shè)計(jì)等,并重點(diǎn)分析了基本單元之一的PN碼產(chǎn)生器的設(shè)計(jì)實(shí)現(xiàn)及仿真驗(yàn)證過程。   FPGA設(shè)計(jì)方法簡(jiǎn)介   FPGA技術(shù)的
            • 關(guān)鍵字: FPGA  擴(kuò)頻調(diào)  制器  PN碼  仿真  

            Xilinx擴(kuò)展Spartan-3A FPGA 系列

            •   賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX) )今天宣布,作為Spartan-3A FPGA 系列平臺(tái)延伸的小封裝FPGA正式量產(chǎn)。這些小封裝FPGA在提供突破性價(jià)位的同時(shí),針對(duì)消費(fèi)、有線和無線通信、網(wǎng)絡(luò)、工業(yè)以及其它許多成本敏感的應(yīng)用領(lǐng)域,可以大大降低系統(tǒng)總體成本。   除了更多封裝可供選擇以外,Spartan-3A FPGA 延伸平臺(tái)還提供了從5萬門到340萬系統(tǒng)門的更廣泛的器件密度范圍以及電源管理功能,可幫助設(shè)計(jì)人員盡量減少電路板上的元器件數(shù)量并提供低成本復(fù)雜計(jì)算和嵌入式
            • 關(guān)鍵字: Xilinx  FPGA  Spartan-3A   
            共9878條 544/659 |‹ « 542 543 544 545 546 547 548 549 550 551 » ›|

            dsp+fpga介紹

            您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
            歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473