在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
            EEPW首頁(yè) >> 主題列表 >> dsp+fpga

            同步數(shù)字復(fù)接的設(shè)計(jì)及其FPGA實(shí)現(xiàn)

            • 摘要: 在簡(jiǎn)要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語(yǔ)言對(duì)同步數(shù)字復(fù)接各組成模塊進(jìn)行了設(shè)計(jì),并在ISE集成環(huán)境下進(jìn)行了設(shè)計(jì)描述、綜合、布局布線(xiàn)及時(shí)序仿真,取得了正確的設(shè)計(jì)結(jié)果,同時(shí)利用中小容量的FPGA實(shí)現(xiàn)了同步數(shù)字復(fù)接功能。 關(guān)鍵詞: 同步數(shù)字復(fù)接/分接 FPGA 位同步 幀同步檢測(cè)   基群速率數(shù)字信號(hào)的合成設(shè)備和分接設(shè)備是電信網(wǎng)絡(luò)中使用較多的關(guān)鍵設(shè)備,在數(shù)字程控交換機(jī)的用戶(hù)模塊、小靈通基站控制器和集團(tuán)電話(huà)中都需要使用這種同步數(shù)字復(fù)接設(shè)備。近年來(lái),隨著需要自建內(nèi)部通信系統(tǒng)的公司和企
            • 關(guān)鍵字: FPGA  同步數(shù)字復(fù)接/分接  位同步  幀同步  檢測(cè)  

            FPGA的多路可控脈沖延遲系統(tǒng)

            • 摘要 采用數(shù)字方法和模擬方法設(shè)計(jì)了一種最大分辨率為0.15 ns級(jí)的多路脈沖延遲系統(tǒng),可以實(shí)現(xiàn)對(duì)連續(xù)脈沖信號(hào)的高分辨率可控延遲;采用Flash FPGA克服了現(xiàn)有SRAM FPGA系統(tǒng)掉電后程序丟失的缺點(diǎn),提高了系統(tǒng)反應(yīng)速度。本系統(tǒng)適用于需要將輸入脈沖信號(hào)進(jìn)行精確延遲來(lái)產(chǎn)生測(cè)試或控制用的連續(xù)脈沖信號(hào)場(chǎng)合,具有很強(qiáng)的適用性。 關(guān)鍵詞  數(shù)字方法  模擬方法  分辨率  脈沖延遲  ProASIC3   在科學(xué)研究、通信和一些自動(dòng)控制中,經(jīng)常需要精確定時(shí)的
            • 關(guān)鍵字: FPGA  數(shù)字方法  模擬方法  分辨率  脈沖延遲  ProASIC3  

            NS模塊確保Xilinx的視頻電路具超低抖動(dòng)時(shí)鐘

            FPGA系統(tǒng)內(nèi)部邏輯在線(xiàn)測(cè)試技術(shù)研究

            •   1 引言   隨著FPGA向低成本、低功耗、高性能方向發(fā)展,其I/O引腳大多采用微間距TOFP或BGA封裝工藝,因而使引出多種內(nèi)部信號(hào)的I/O引腳以及FPGA的驗(yàn)證工作變得非常困難,同時(shí)FPGA的驗(yàn)證和調(diào)試耗時(shí)占總開(kāi)發(fā)時(shí)間的50%以上。   在驗(yàn)證和調(diào)試系統(tǒng)時(shí),傳統(tǒng)上是把信號(hào)線(xiàn)引到I/O引腳,然后采用示波器、邏輯分析儀或總線(xiàn)分析儀進(jìn)行測(cè)量和分析。由于這些設(shè)備相當(dāng)昂貴,而且調(diào)試時(shí)又需要許多連線(xiàn)夾,因此一不小心就會(huì)燒壞器件或電路板。   伴隨著EDA 工具的快速發(fā)展,Altera公司在Quartus
            • 關(guān)鍵字: FPGA  I/O  EDA  QuartusⅡ  存儲(chǔ)  

            FFT實(shí)時(shí)譜分析系統(tǒng)的FPGA設(shè)計(jì)和實(shí)現(xiàn)

            • 摘要: 采用按時(shí)間抽選的基4原位算法和坐標(biāo)旋轉(zhuǎn)數(shù)字式計(jì)算機(jī)(CORDIC)算法實(shí)現(xiàn)了一個(gè)FFT實(shí)時(shí)譜分析系統(tǒng)。整個(gè)設(shè)計(jì)采用流水線(xiàn)工作方式,保證了系統(tǒng)的速度,避免了瓶頸的出現(xiàn);整個(gè)系統(tǒng)采用FPGA實(shí)現(xiàn),實(shí)驗(yàn)表明,該系統(tǒng)既有DSP器件實(shí)現(xiàn)的靈活性又有專(zhuān)用 FFT芯片實(shí)現(xiàn)的高速數(shù)據(jù)吞吐能力,可以廣泛地應(yīng)用于數(shù)字信號(hào)處理的各個(gè)領(lǐng)域。 關(guān)鍵詞: 快速傅里葉變換 CORDIC算法 現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)   快速傅里葉變換(Fast Fourier Transformation, FFT) 實(shí)時(shí)譜分析是
            • 關(guān)鍵字: FPGA  快速傅里葉變換  CORDIC算法  FFT  

            RS編譯碼的一種硬件解決方案

            • 摘  要: 提出了基于歐氏算法和頻譜分析相結(jié)合的RS碼硬件編譯碼方法;利用FPGA芯片實(shí)現(xiàn)了GF(28)上最高速率為50Mbps、最大延時(shí)為640ns的流式譯碼方案,滿(mǎn)足了高速率的RS編譯碼需求。 關(guān)鍵詞: RS碼  FPGA  伴隨式  關(guān)鍵方程  IDFT   差錯(cuò)控制編碼技術(shù)對(duì)改善誤碼率、提高通信的可靠性具有重要作用。RS碼既可以糾正隨機(jī)錯(cuò)誤,又可以糾正突發(fā)錯(cuò)誤,具有很強(qiáng)的糾錯(cuò)能力,在通信系統(tǒng)中應(yīng)用廣泛。由于RS碼的譯碼復(fù)雜度高,數(shù)學(xué)運(yùn)算量大,常
            • 關(guān)鍵字: FPGA  RS碼  伴隨式  關(guān)鍵方程  IDFT  

            虛擬FPGA邏輯驗(yàn)證分析儀的設(shè)計(jì)

            •   隨著FPGA技術(shù)的廣泛使用,越來(lái)越需要一臺(tái)能夠測(cè)試驗(yàn)證FPGA芯片中所下載電路邏輯時(shí)序是否正確的儀器。目前,雖然Agilent、Tektronix 等大公司生產(chǎn)的高端邏輯分析儀能夠?qū)崿F(xiàn)FPGA電路的測(cè)試驗(yàn)證功能,但此類(lèi)儀器價(jià)格高昂,一般要十萬(wàn)、數(shù)十萬(wàn)人民幣。所以,研究開(kāi)發(fā)價(jià)格適中且具有邏輯分析儀和FPGA電路的測(cè)試驗(yàn)證功能的儀器是非常有價(jià)值的。   本文所介紹的基于虛擬儀器技術(shù)的邏輯驗(yàn)證分析儀,采用FPGA技術(shù)來(lái)實(shí)現(xiàn)儀器硬件部分的主要設(shè)計(jì),應(yīng)用圖形化編程語(yǔ)言L(fǎng)abVIEW來(lái)實(shí)現(xiàn)儀器的測(cè)試軟件設(shè)計(jì)。文
            • 關(guān)鍵字: FPGA  邏輯分析儀  測(cè)試  虛擬儀器  LabVIEW  

            Newtec在衛(wèi)星寬帶終端中選用Altera FPGA

            •   在當(dāng)今高速視頻下載和數(shù)據(jù)傳輸環(huán)境中,互聯(lián)網(wǎng)已經(jīng)成為世界上很多家庭的日常工具。該技術(shù)雖然發(fā)展很快,但是歐洲仍有很多農(nóng)村地區(qū)還沒(méi)有寬帶接入——直到現(xiàn)在。Altera公司宣布,Newtec獲得大獎(jiǎng)的Sat3Play寬帶終端采用了Cyclone II FPGA來(lái)提供寬帶服務(wù)。   Sat3Play寬帶終端是雙向衛(wèi)星系統(tǒng)的組成部分,支持ISP和電信公司在還沒(méi)有實(shí)現(xiàn)低成本寬帶鏈接的地區(qū)提供語(yǔ)音、數(shù)據(jù)和電視服務(wù)。Newtec是衛(wèi)星通信產(chǎn)品和解決方案的世界級(jí)供應(yīng)商,產(chǎn)品包括DVB調(diào)制器、數(shù)字
            • 關(guān)鍵字: FPGA  Altera  Newtec  寬帶接入  

            Camera Link協(xié)議和FPGA的數(shù)字圖像信號(hào)源設(shè)計(jì)

            •   1 引言   目前,各種圖像設(shè)備已廣泛應(yīng)用到航空航天、軍事、醫(yī)療等領(lǐng)域。圖像信號(hào)源作為地面圖像采集裝置測(cè)試系統(tǒng)中的一部分,其傳輸方式及信號(hào)精度都是影響系統(tǒng)性能的重要因素。由于圖像信號(hào)的傳輸速率高,數(shù)據(jù)量大,在傳輸過(guò)程中,其精度和傳輸距離易受影響。為了提高信號(hào)傳輸距離和精度設(shè)計(jì)了由FPGA內(nèi)部發(fā)出圖像數(shù)據(jù),并通過(guò)FPGA進(jìn)行整體時(shí)序控制;輸出接口信號(hào)轉(zhuǎn)換成符合Camera Link標(biāo)準(zhǔn)的低電壓差分信號(hào)(LVDS)進(jìn)行傳輸。該圖像信號(hào)源已成功應(yīng)用于某彈載記錄器的地面測(cè)試臺(tái)系統(tǒng)中。   2 Camera
            • 關(guān)鍵字: FPGA  Camera Link  標(biāo)準(zhǔn)  CMOS  

            DSP和Flash接口技術(shù)的實(shí)現(xiàn)

            •   1 引言   在現(xiàn)代數(shù)字信號(hào)處理系統(tǒng)中,采用Flash做為DSP程序加載和引導(dǎo)是一種常用的方法,它為用戶(hù)對(duì)那些將來(lái)可能需要改變數(shù)據(jù)或代碼的系統(tǒng)維護(hù)提供了有效手段。利用Flash器件,能夠?qū)崿F(xiàn)在線(xiàn)程序編寫(xiě),減少EPROM程序燒寫(xiě)帶來(lái)的麻煩。   2 Flash AM29LV800B簡(jiǎn)介   Flash存儲(chǔ)器又稱(chēng)閃存,它結(jié)合了ROM和RAM的特點(diǎn),不僅具備電子可擦除可編程(EEPROM)功能,而且不會(huì)斷電丟失數(shù)據(jù)同時(shí)能快速讀取數(shù)據(jù),它具有在線(xiàn)電擦寫(xiě)、低功耗、大容量、擦寫(xiě)速度快等特點(diǎn),屬于EEPROM
            • 關(guān)鍵字: DSP  Flash  接口  EPROM  閃存  

            Atmel推出399美元的入門(mén)級(jí)開(kāi)發(fā)工具包

            •   愛(ài)特梅爾公司 (Atmel Corporation) 宣布推出 AT91CAP7A-STK入門(mén)級(jí)開(kāi)發(fā)工具包,是專(zhuān)為評(píng)測(cè)其基于A(yíng)RM7 處理器的CAP 可定制微控制器 (MCU) 系列而設(shè)的入門(mén)級(jí)工具。CAP7 可定制MCU可讓設(shè)計(jì)人員從 “ARM7加FPGA” 設(shè)計(jì)轉(zhuǎn)移到低一次性研發(fā)費(fèi)用 (NRE) 的單芯片解決方案,單位器件的成本約降低達(dá) 30%,而且性能提高8倍,靜態(tài)功耗和工作功耗分別減少98% 和70%.   CAP7 入門(mén)級(jí)開(kāi)發(fā)工具包僅售399美元,包括一塊配有愛(ài)特梅
            • 關(guān)鍵字: Atmel  MCU  開(kāi)發(fā)工具包  ARM7  FPGA  
            共9878條 542/659 |‹ « 540 541 542 543 544 545 546 547 548 549 » ›|

            dsp+fpga介紹

            您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
            歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

            熱門(mén)主題

            樹(shù)莓派    linux   
            關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
            備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473