在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
            EEPW首頁 >> 主題列表 >> dsp+fpga

            TI新型C64x+ DSP 提升數(shù)據(jù)密集型應用30%性能

            •   日前,德州儀器 (TI) 宣布推出速度可達 1.2 GHz 與 1 GHz 的新型 TMS320C6457 數(shù)字信號處理器 (DSP),其更高的性價比將使數(shù)據(jù)密集型信號處理應用的開發(fā)人員獲益匪淺。與 TI 目前的單核 DSP 處理器相比,C6457 的性能可提升高達 30%,而成本可降低三分之一。性能的提升得益于存儲器與高速緩存的數(shù)項改進,而體積更小的工藝節(jié)點則降低了成本。上述技術改進可針對網(wǎng)絡、影像以及工業(yè)等市場顯著降低系統(tǒng)成本,提高效率與設計靈活性,充分滿足醫(yī)療影像、雷達、工業(yè)視覺系統(tǒng)以及測試設備
            • 關鍵字: TI  DSP  TMS320C6457  

            賽靈思25周年論行業(yè)短長新款FPGA重拳出擊

            •         近日,賽靈思公司在北京舉辦隆重的25周年慶典,并宣布推出全新一代旗艦產品系列——高性能Virtex? -6和低成本Spartan? -6 FPGA,同時提出了“目標設計平臺”的新理念。         出席慶典和新聞發(fā)布會的有賽靈思公司產品營銷高級總監(jiān)Chuck Tralka,亞太區(qū)執(zhí)行總裁/質量管理和
            • 關鍵字: 賽靈思  Virtex  FPGA  

            基于FPGA的A/D轉換采樣控制模塊的設計

            • 摘要:本文采用FPGA器件EP1C6T144C8芯片代替單片機控制A/D轉換芯片ADC0809進行采樣控制,整個設計用VHDL語言描述,在QuartusⅡ平臺下進行軟件編程實現(xiàn)正確的A/D轉換的工作時序控制過程,并將采樣數(shù)據(jù)從二進制轉化成B
            • 關鍵字: FPGA  轉換  采樣  控制模塊    

            基于Matlab/DSP Builder多波形信號發(fā)生器的設計

            •   1 引言  傳統(tǒng)的波形發(fā)生器多采用模擬分立元件實現(xiàn),產生的波形種類要受到電路硬件的限制,體積大,靈活性和穩(wěn)定性也相對較差。采用FPGA器件直接實現(xiàn)多種波形信號發(fā)生器,配以相應的外圍器件實現(xiàn)的波形發(fā)生器具
            • 關鍵字: Builder  Matlab  DSP  多波形    

            基于DSP的視頻采集存儲系統(tǒng)設計

            • 介紹了視頻采集存儲系統(tǒng)的硬件設計及主要模塊的數(shù)據(jù)處理流程、系統(tǒng)測試結果。采集制式為PAL的視頻信號,經(jīng)過視頻解碼器TVP5150轉換為數(shù)字視頻數(shù)據(jù),利用TMS320DM642和CPLD器件及與非門Flash等主要器件實現(xiàn)了集視頻數(shù)據(jù)采集、以太網(wǎng)傳輸、存儲、壓縮于一體的視頻處理系統(tǒng),該系統(tǒng)可用于工業(yè)流程檢測、智能交通、機器人巡邏等涉及運動圖像處理的領域。
            • 關鍵字: DSP  視頻采集  存儲  系統(tǒng)設計    

            多DSP系統(tǒng)互連方案分析

            • 多DSP系統(tǒng)互連方案分析,在通信系統(tǒng)中,特別是在VoIP網(wǎng)關、3G無線基站等系統(tǒng)中,隨著輸入語音數(shù)據(jù)和分組數(shù)據(jù)量的急劇增加,系統(tǒng)的處理能力也需極大地增加。這需要一種功能強大的實時分布式處理系統(tǒng),系統(tǒng)往往需要進行非常復雜的數(shù)據(jù)處理。目前使
            • 關鍵字: 分析  方案  系統(tǒng)  DSP  DSP  主機接口  周邊器件  外部存儲器接口  交換陣列  

            用FPGA實現(xiàn)靈活的汽車電子設計

            • 引言   微控制器在汽車和消費類市場上得到了廣泛應用,能夠以相對較低的成本實現(xiàn)系統(tǒng)高度集成。然而,這類產品也有潛在的成本問題。例如,如果元件功能不符合要求,就必須采用外部邏輯、軟件或者其他集成器件
            • 關鍵字: FPGA  汽車  電子設計    

            TMS320C30與A/D和D/A接口的設計

            • MAX153 和MX7545 是美國MAXIM 公司近幾年推出的8位A/D轉換器和12位D/A 轉換器。MAX153具有高達1MSPS的采樣率,MX7545具有4MSPS的數(shù)/模轉換速度。它們集跟蹤/保持器于一體,因而由它們構成的數(shù)據(jù)采集和波形產生電路結構
            • 關鍵字: 設計  接口  D/A  A/D  TMS320C30  DSP  A/D  D/A  時序關系  

            基于單片機和FPGA的頻率特,tt測試儀

            • 介紹基于89S51單片機和FPGA的頻率特性測試儀的設計。該系統(tǒng)設計利用DDS原理由FPGA經(jīng)D/A轉換產生掃頻信號,再經(jīng)待測網(wǎng)絡實現(xiàn)峰值檢測和相位檢測,從而完成了待測網(wǎng)絡幅頻和相頻特性曲線的測量和顯示。經(jīng)過調試,示波器顯示待測網(wǎng)絡頻率范圍100 Hz~100 kHz的幅頻和相頻特性曲線,該系統(tǒng)工作穩(wěn)定,操作方便。
            • 關鍵字: tt  測試儀  頻率  FPGA  單片機  基于  轉換器  

            一種寬帶復接器的設計與實現(xiàn)

            • 信息時代的到來使人們需要共享越來越多的信息。隨著信息及其需求的爆炸性增長,信息的選擇及傳輸速率成為一個重要問題。有線電視網(wǎng)絡有其固有的高帶寬特性,適合大容量的數(shù)據(jù)傳輸和實時性要求,使寬帶數(shù)字接入成為可能。
            • 關鍵字: 實現(xiàn)  設計  寬帶  DVB-C數(shù)據(jù)廣播  TS復接器  DSP  FPGA  網(wǎng)絡  

            幾家公司聯(lián)合在亞洲啟動協(xié)處理研討會

            •         安富利公司 (NYSE: AVT) 旗下安富利電子元件部、The MathWorks、德州儀器(TI) 和賽靈思(Xilinx)宣布將舉辦為期2天的協(xié)處理SpeedWay設計研討會(Co-Processing SpeedWay Design Workshop™)。研討會將以最新推出的Spartan-3A DSP FPGA / DaVinci開發(fā)平臺為基礎,講解如何“用基于模型化的設計方法,進行FP
            • 關鍵字: 安富利  德州儀器  FPGA  DSP  

            基于FPGA 的簡化UART 電路設計

            • 摘要: 本文闡述了通用異步發(fā)生器UART 的功能特點,介紹了用硬件描述語言Verilog 來開發(fā)各個模塊,并給出仿真結果。本設計使用Altera 的FPGA 芯片,將UART 的核心功能嵌入到FPGA 內部,能夠實現(xiàn)異步通信的功能,可以
            • 關鍵字: FPGA  UART  電路設計    

            基于FPGA的線陣CCD驅動時序及 模擬信號處理的設計

            • 為保證線陣CCD在圖像測量中正常、穩(wěn)定工作,必須設計出適合其工作的時序驅動電路。在分析TCDl501D線陣CCD驅動時序關系的基礎上,通過分析CCD輸出的圖像信號,給出了內、外相關雙采樣的時序控制。最后,利用quanus7.2軟件平臺結合VHDL語言進行開發(fā),對所需驅動脈沖進行仿真設計。仿真結果表明,該驅動電路簡單、功耗小、成本低、抗干擾能力強,適用于設備小型化的要求。
            • 關鍵字: FPGA  CCD  線陣  驅動    

            基于FPGA的全數(shù)字鎖相環(huán)的設計

            • 簡單介紹了全數(shù)字鎖相環(huán)(ADPLL)的結構和工作原理,提出一種在FPGA的基礎上可增大全數(shù)字鎖相環(huán)同步范圍的設計方法,并給出了部分verilog HDL設計程序的代碼和仿真波形。
            • 關鍵字: FPGA  全數(shù)字  鎖相環(huán)    
            共9878條 522/659 |‹ « 520 521 522 523 524 525 526 527 528 529 » ›|

            dsp+fpga介紹

            您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
            歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

            熱門主題

            樹莓派    linux   
            關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
            Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
            《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
            備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473