dsp+fpga 文章 進入dsp+fpga技術社區(qū)
一種基于FPGA的SOC設計方案
- 為減少在印制電路板(PCB)設計中的面積開銷,介紹一種Flash結構的現(xiàn) 場可編程門陣列(FPGA)器件,進而介紹采用該器件搭建基于先進精簡指令集機器(ARM)的片上系統(tǒng)(SOC)電路的設計方法,該方法按照高級微控制器總線架構(AMBA),設計ARM7處理器微系統(tǒng)及其外設電路,通過用搭建的系統(tǒng)對片外存儲器進行擦寫,以及通過編寫軟硬件代碼定制符合ARM7外圍低速總線協(xié)議的用戶邏輯外設,驗證了系統(tǒng)的準確性,該系統(tǒng)可用于驗證SOC設計系統(tǒng)。 近年來,SOC技術得到了快速的發(fā)展,逐漸 成為微電子行業(yè)的主
- 關鍵字: Actel FPGA SOC
一種基于FPGA的振動信號采集處理系統(tǒng)
- 摘要:在振動信號采集和處理系統(tǒng)設計中,信號的處理時間與可靠性決定著系統(tǒng)應用的可行性。本文設計了一種基于FPGA的振動信號采集處理系統(tǒng),該系統(tǒng)通過振動信號采集電路、抗混疊濾波電路、AD采樣電路將電荷信號轉化為數(shù)字信號送入FPGA,在FPGA處理設計中利用數(shù)據(jù)流控制方法并行實現(xiàn)了信號的采樣和處理,并在數(shù)據(jù)存儲和訪問過程中采用時鐘時標方法判斷信號采樣過程中的數(shù)據(jù)丟失情況,有效提高了振動信號處理的實時性及可靠性。本設計在真實環(huán)境中進行了驗證,系統(tǒng)運行穩(wěn)定可靠,滿足各項技術應用要求。 振動現(xiàn)象是機械設備運
- 關鍵字: FPGA 傳感器 DSP
Maxim Integrated成為下一代Xilinx? UltraScale? FPGA電源方案主要供應商
- Maxim Integrated Products, Inc. 宣布成為Xilinx UltraScale FPGA電源方案的主要供應商,Maxim為三款Xilinx FPGA參考設計提供電源管理方案。X-Fest 2014展會期間,系統(tǒng)設計人員可通過Xilinx Kintex UltraScale FPGA KCU105評估板對Maxim方案進行評估。 此次合作中,Maxim采用了十分靈活的InTune™數(shù)字電源產品,并首次將高密度、高效率的Volterra技術應用到FPGA開發(fā)板
- 關鍵字: Maxim Integrated Xilinx FPGA
Maxim Integrated高精度、高速數(shù)據(jù)采集系統(tǒng)提供經過驗證的FPGA模擬I/O設計,有效加速產品上市
- Maxim Integrated Products, Inc. 推出高速、18位數(shù)據(jù)采集系統(tǒng)(DAS)參考設計MAXREFDES74#,幫助FPGA工程師加快基于FPGA控制系統(tǒng)的評估和驗證,以及產品的上市進程。 如何實現(xiàn)高精度、高速數(shù)字控制環(huán)路是擺在設計人員面前的一個難題?,F(xiàn)在,MAXREFDES74# DAS能夠為要求高精度、高速數(shù)據(jù)轉換的FPGA數(shù)字處理系統(tǒng)提供18位數(shù)據(jù)采集模擬輸入和輸出前端。MAXREFDES74#可直接插入標準FPGA I/O擴展口(FMC),參考設計包含完備的硬件、
- 關鍵字: Maxim Integrated FPGA 數(shù)據(jù)采集系統(tǒng)
基于FPGA的16抽頭FIR數(shù)字低通濾波器設計與仿真
- 摘要 采用改進并行分布式算法設計了一種16抽頭FIR數(shù)字低通濾波器,首先用Matlab工具箱中的FDATool設計濾波器系數(shù),然后使用硬件描述語言Verilog HDL和原理圖,實現(xiàn)了子模塊和系統(tǒng)模塊設計,在Matlab與QuartusII中對系統(tǒng)模塊進行聯(lián)合仿真。仿真結果表明,設計系統(tǒng)性能穩(wěn)定,濾波效果良好,且實用性較強。 數(shù)字濾波器分為有限沖激響應(FIR)和無限沖激響應(IIR)兩種。其中,F(xiàn)IR數(shù)字濾波器在實現(xiàn)任意幅頻特性的同時能夠保證嚴格的線性相位特性。由于其單位沖激響應是有限的,沒有
- 關鍵字: FPGA 低通濾波器 Matlab
富士施樂公司授予Altera 2014年度優(yōu)秀合作伙伴獎
- Altera公司今天宣布,獲得富士施樂有限公司2014年度優(yōu)秀合作伙伴獎。富士施樂公司總部位于日本,在亞太地區(qū)開發(fā)、生產并銷售靜電復印(或者電子照相復印)以及文檔相關產品和服務。這是Altera連續(xù)第二年獲得富士施樂公司的優(yōu)秀合作伙伴獎,Altera FPGA和SoC可編程邏輯器件和技術以其優(yōu)異的技術、極高的性價比和出眾的交付能力而再次獲得這一最高榮譽。 富士施樂有限公司副總裁兼采購部執(zhí)行總經理Tomoyuki Matsuura評論說:“多年以來,Altera一直為我們的業(yè)務提供可靠
- 關鍵字: Altera FPGA SoC
利用信號平均技術,消除噪聲干擾,提升重復信號采樣的精準度
- 許多高速數(shù)據(jù)采集應用,如激光雷達或光纖測試等,都需要從嘈雜的環(huán)境中采集小的重復信號,因此對于數(shù)據(jù)采集系統(tǒng)的設計來說,最大的挑戰(zhàn)就是如何最大限度地減少噪聲的影響。利用信號平均技術,可以讓您的測量測試系統(tǒng)獲取更加可靠的、更加有效的測試數(shù)據(jù)。 通常情況下,在模擬信號的測試中,所采集到的數(shù)據(jù)往往夾雜著一些不需要的、隨機的內容,這些數(shù)據(jù)是由周圍的干擾或者測試誤差所引起的,我們稱之為隨機噪聲,這種噪聲可能會影響我們的目標信號,也就是我們需要采集的數(shù)據(jù)。而采用信號平均技術,則可以減少隨機噪聲的影響,提升信噪比
- 關鍵字: 凌華 FPGA DSP PCIe-9852 201409
基于FPGA/CPLD的高速數(shù)據(jù)采集系統(tǒng)設計
- 0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機,系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點是數(shù)學運算能力差;受限于計算機插槽數(shù)量和中斷資源;不便于連接與安裝;易受機箱內電磁環(huán)境的影響。這些問題遏制了基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進一步開發(fā)和應用。因此,需要一種更為簡便通用的方式完成采集系統(tǒng)和計算機數(shù)據(jù)的交互。 數(shù)據(jù)采集系統(tǒng)性能的好壞,主要取決于它的精度和速度。在保證精度的條件下應盡可能地提高采樣速度,以滿足實時采集、實時處理和實時控制的要求。實踐表明,采用ARM 32位嵌入式微處理器作為控
- 關鍵字: FPGA PCI總線 ARM
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473