在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

    <address id="qec3z"><var id="qec3z"><center id="qec3z"></center></var></address>

      <span id="qec3z"><code id="qec3z"></code></span>
    • <dfn id="qec3z"></dfn>
      <ruby id="qec3z"><thead id="qec3z"><noscript id="qec3z"></noscript></thead></ruby>
      <label id="qec3z"></label><dfn id="qec3z"><var id="qec3z"></var></dfn>
        首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁 >> 主題列表 >> cpld/fpga

        基于CPLD的電器定時(shí)開關(guān)控制系統(tǒng)設(shè)計(jì)

        • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
        • 關(guān)鍵字: 電器  開關(guān)  CPLD  控制  

        NS推出全新視頻系統(tǒng)時(shí)鐘電路模塊參考設(shè)計(jì)

        •   美國(guó)國(guó)家半導(dǎo)體公司 (National Semiconductor Corporation)宣布推出一款可支持Xilinx ML571 串行數(shù)字視頻系統(tǒng)開發(fā)電路板的全新視頻系統(tǒng)時(shí)鐘電路模塊參考設(shè)計(jì)。Xilinx 公司的ML571電路板只要加裝美國(guó)國(guó)家半導(dǎo)體該款時(shí)鐘電路模塊,便可確保內(nèi)置串行/解串器的Virtex -5 LXT FPGA芯片在時(shí)鐘抖動(dòng)方面有更卓越的表現(xiàn),從而使許多采用FPGA 的視頻系統(tǒng)解決方案易符合電影與電視工程師協(xié)會(huì)(SMPTE)的SMPTE 424M的抖動(dòng)標(biāo)準(zhǔn)。該參考設(shè)計(jì)模塊可以簡(jiǎn)
        • 關(guān)鍵字: NS  視頻  時(shí)鐘電路  FPGA  

        同步數(shù)字復(fù)接的設(shè)計(jì)及其FPGA實(shí)現(xiàn)

        • 摘要: 在簡(jiǎn)要介紹同步數(shù)字復(fù)接基本原理的基礎(chǔ)上,采用VHDL語言對(duì)同步數(shù)字復(fù)接各組成模塊進(jìn)行了設(shè)計(jì),并在ISE集成環(huán)境下進(jìn)行了設(shè)計(jì)描述、綜合、布局布線及時(shí)序仿真,取得了正確的設(shè)計(jì)結(jié)果,同時(shí)利用中小容量的FPGA實(shí)現(xiàn)了同步數(shù)字復(fù)接功能。 關(guān)鍵詞: 同步數(shù)字復(fù)接/分接 FPGA 位同步 幀同步檢測(cè)   基群速率數(shù)字信號(hào)的合成設(shè)備和分接設(shè)備是電信網(wǎng)絡(luò)中使用較多的關(guān)鍵設(shè)備,在數(shù)字程控交換機(jī)的用戶模塊、小靈通基站控制器和集團(tuán)電話中都需要使用這種同步數(shù)字復(fù)接設(shè)備。近年來,隨著需要自建內(nèi)部通信系統(tǒng)的公司和企
        • 關(guān)鍵字: FPGA  同步數(shù)字復(fù)接/分接  位同步  幀同步  檢測(cè)  

        FPGA的多路可控脈沖延遲系統(tǒng)

        • 摘要 采用數(shù)字方法和模擬方法設(shè)計(jì)了一種最大分辨率為0.15 ns級(jí)的多路脈沖延遲系統(tǒng),可以實(shí)現(xiàn)對(duì)連續(xù)脈沖信號(hào)的高分辨率可控延遲;采用Flash FPGA克服了現(xiàn)有SRAM FPGA系統(tǒng)掉電后程序丟失的缺點(diǎn),提高了系統(tǒng)反應(yīng)速度。本系統(tǒng)適用于需要將輸入脈沖信號(hào)進(jìn)行精確延遲來產(chǎn)生測(cè)試或控制用的連續(xù)脈沖信號(hào)場(chǎng)合,具有很強(qiáng)的適用性。 關(guān)鍵詞  數(shù)字方法  模擬方法  分辨率  脈沖延遲  ProASIC3   在科學(xué)研究、通信和一些自動(dòng)控制中,經(jīng)常需要精確定時(shí)的
        • 關(guān)鍵字: FPGA  數(shù)字方法  模擬方法  分辨率  脈沖延遲  ProASIC3  

        NS模塊確保Xilinx的視頻電路具超低抖動(dòng)時(shí)鐘

        FPGA系統(tǒng)內(nèi)部邏輯在線測(cè)試技術(shù)研究

        •   1 引言   隨著FPGA向低成本、低功耗、高性能方向發(fā)展,其I/O引腳大多采用微間距TOFP或BGA封裝工藝,因而使引出多種內(nèi)部信號(hào)的I/O引腳以及FPGA的驗(yàn)證工作變得非常困難,同時(shí)FPGA的驗(yàn)證和調(diào)試耗時(shí)占總開發(fā)時(shí)間的50%以上。   在驗(yàn)證和調(diào)試系統(tǒng)時(shí),傳統(tǒng)上是把信號(hào)線引到I/O引腳,然后采用示波器、邏輯分析儀或總線分析儀進(jìn)行測(cè)量和分析。由于這些設(shè)備相當(dāng)昂貴,而且調(diào)試時(shí)又需要許多連線夾,因此一不小心就會(huì)燒壞器件或電路板。   伴隨著EDA 工具的快速發(fā)展,Altera公司在Quartus
        • 關(guān)鍵字: FPGA  I/O  EDA  QuartusⅡ  存儲(chǔ)  

        FFT實(shí)時(shí)譜分析系統(tǒng)的FPGA設(shè)計(jì)和實(shí)現(xiàn)

        • 摘要: 采用按時(shí)間抽選的基4原位算法和坐標(biāo)旋轉(zhuǎn)數(shù)字式計(jì)算機(jī)(CORDIC)算法實(shí)現(xiàn)了一個(gè)FFT實(shí)時(shí)譜分析系統(tǒng)。整個(gè)設(shè)計(jì)采用流水線工作方式,保證了系統(tǒng)的速度,避免了瓶頸的出現(xiàn);整個(gè)系統(tǒng)采用FPGA實(shí)現(xiàn),實(shí)驗(yàn)表明,該系統(tǒng)既有DSP器件實(shí)現(xiàn)的靈活性又有專用 FFT芯片實(shí)現(xiàn)的高速數(shù)據(jù)吞吐能力,可以廣泛地應(yīng)用于數(shù)字信號(hào)處理的各個(gè)領(lǐng)域。 關(guān)鍵詞: 快速傅里葉變換 CORDIC算法 現(xiàn)場(chǎng)可編程門陣列(FPGA)   快速傅里葉變換(Fast Fourier Transformation, FFT) 實(shí)時(shí)譜分析是
        • 關(guān)鍵字: FPGA  快速傅里葉變換  CORDIC算法  FFT  

        RS編譯碼的一種硬件解決方案

        • 摘  要: 提出了基于歐氏算法和頻譜分析相結(jié)合的RS碼硬件編譯碼方法;利用FPGA芯片實(shí)現(xiàn)了GF(28)上最高速率為50Mbps、最大延時(shí)為640ns的流式譯碼方案,滿足了高速率的RS編譯碼需求。 關(guān)鍵詞: RS碼  FPGA  伴隨式  關(guān)鍵方程  IDFT   差錯(cuò)控制編碼技術(shù)對(duì)改善誤碼率、提高通信的可靠性具有重要作用。RS碼既可以糾正隨機(jī)錯(cuò)誤,又可以糾正突發(fā)錯(cuò)誤,具有很強(qiáng)的糾錯(cuò)能力,在通信系統(tǒng)中應(yīng)用廣泛。由于RS碼的譯碼復(fù)雜度高,數(shù)學(xué)運(yùn)算量大,常
        • 關(guān)鍵字: FPGA  RS碼  伴隨式  關(guān)鍵方程  IDFT  

        基于單片機(jī)和CPLD的數(shù)字頻率計(jì)的設(shè)計(jì)

        •   引言   在傳統(tǒng)的控制系統(tǒng)中,通常將單片機(jī)作為控制核心并輔以相應(yīng)的元器件構(gòu)成一個(gè)整體。但這種方法硬件連線復(fù)雜、可靠性差,且在實(shí)際應(yīng)用中往往需要外加擴(kuò)展芯片,這無疑會(huì)增大控制系統(tǒng)的體積,還會(huì)增加引入干擾的可能性。對(duì)一些體積小的控制系統(tǒng),要求以盡可能小的器件體積實(shí)現(xiàn)盡可能復(fù)雜的控制功能,直接應(yīng)用單片機(jī)及其擴(kuò)展芯片就難以達(dá)到所期望的效果。   復(fù)雜可編程邏輯器件(CPLD)具有集成度高、運(yùn)算速度快、開發(fā)周期短等特點(diǎn),它的出現(xiàn),改變了數(shù)字電路的設(shè)計(jì)方法、增強(qiáng)了設(shè)計(jì)的靈活性?;诖?,本文提出了一種采用Alt
        • 關(guān)鍵字: CPLD  開發(fā)環(huán)境  單片機(jī)  元器件  VHDL  ASIC  

        虛擬FPGA邏輯驗(yàn)證分析儀的設(shè)計(jì)

        •   隨著FPGA技術(shù)的廣泛使用,越來越需要一臺(tái)能夠測(cè)試驗(yàn)證FPGA芯片中所下載電路邏輯時(shí)序是否正確的儀器。目前,雖然Agilent、Tektronix 等大公司生產(chǎn)的高端邏輯分析儀能夠?qū)崿F(xiàn)FPGA電路的測(cè)試驗(yàn)證功能,但此類儀器價(jià)格高昂,一般要十萬、數(shù)十萬人民幣。所以,研究開發(fā)價(jià)格適中且具有邏輯分析儀和FPGA電路的測(cè)試驗(yàn)證功能的儀器是非常有價(jià)值的。   本文所介紹的基于虛擬儀器技術(shù)的邏輯驗(yàn)證分析儀,采用FPGA技術(shù)來實(shí)現(xiàn)儀器硬件部分的主要設(shè)計(jì),應(yīng)用圖形化編程語言LabVIEW來實(shí)現(xiàn)儀器的測(cè)試軟件設(shè)計(jì)。文
        • 關(guān)鍵字: FPGA  邏輯分析儀  測(cè)試  虛擬儀器  LabVIEW  

        Newtec在衛(wèi)星寬帶終端中選用Altera FPGA

        •   在當(dāng)今高速視頻下載和數(shù)據(jù)傳輸環(huán)境中,互聯(lián)網(wǎng)已經(jīng)成為世界上很多家庭的日常工具。該技術(shù)雖然發(fā)展很快,但是歐洲仍有很多農(nóng)村地區(qū)還沒有寬帶接入——直到現(xiàn)在。Altera公司宣布,Newtec獲得大獎(jiǎng)的Sat3Play寬帶終端采用了Cyclone II FPGA來提供寬帶服務(wù)。   Sat3Play寬帶終端是雙向衛(wèi)星系統(tǒng)的組成部分,支持ISP和電信公司在還沒有實(shí)現(xiàn)低成本寬帶鏈接的地區(qū)提供語音、數(shù)據(jù)和電視服務(wù)。Newtec是衛(wèi)星通信產(chǎn)品和解決方案的世界級(jí)供應(yīng)商,產(chǎn)品包括DVB調(diào)制器、數(shù)字
        • 關(guān)鍵字: FPGA  Altera  Newtec  寬帶接入  

        Camera Link協(xié)議和FPGA的數(shù)字圖像信號(hào)源設(shè)計(jì)

        •   1 引言   目前,各種圖像設(shè)備已廣泛應(yīng)用到航空航天、軍事、醫(yī)療等領(lǐng)域。圖像信號(hào)源作為地面圖像采集裝置測(cè)試系統(tǒng)中的一部分,其傳輸方式及信號(hào)精度都是影響系統(tǒng)性能的重要因素。由于圖像信號(hào)的傳輸速率高,數(shù)據(jù)量大,在傳輸過程中,其精度和傳輸距離易受影響。為了提高信號(hào)傳輸距離和精度設(shè)計(jì)了由FPGA內(nèi)部發(fā)出圖像數(shù)據(jù),并通過FPGA進(jìn)行整體時(shí)序控制;輸出接口信號(hào)轉(zhuǎn)換成符合Camera Link標(biāo)準(zhǔn)的低電壓差分信號(hào)(LVDS)進(jìn)行傳輸。該圖像信號(hào)源已成功應(yīng)用于某彈載記錄器的地面測(cè)試臺(tái)系統(tǒng)中。   2 Camera
        • 關(guān)鍵字: FPGA  Camera Link  標(biāo)準(zhǔn)  CMOS  

        Atmel推出399美元的入門級(jí)開發(fā)工具包

        •   愛特梅爾公司 (Atmel Corporation) 宣布推出 AT91CAP7A-STK入門級(jí)開發(fā)工具包,是專為評(píng)測(cè)其基于ARM7 處理器的CAP 可定制微控制器 (MCU) 系列而設(shè)的入門級(jí)工具。CAP7 可定制MCU可讓設(shè)計(jì)人員從 “ARM7加FPGA” 設(shè)計(jì)轉(zhuǎn)移到低一次性研發(fā)費(fèi)用 (NRE) 的單芯片解決方案,單位器件的成本約降低達(dá) 30%,而且性能提高8倍,靜態(tài)功耗和工作功耗分別減少98% 和70%.   CAP7 入門級(jí)開發(fā)工具包僅售399美元,包括一塊配有愛特梅
        • 關(guān)鍵字: Atmel  MCU  開發(fā)工具包  ARM7  FPGA  

        基于TMS320F2812的視頻圖像采集系統(tǒng)的設(shè)計(jì)

        •   快速發(fā)展的汽車產(chǎn)業(yè)為車載電子產(chǎn)品提供了廣闊的應(yīng)用市場(chǎng),如車載的“紅外監(jiān)視”、“倒車?yán)走_(dá)”等視頻監(jiān)視設(shè)備,為駕駛員既帶來了方便,也帶來了安全。這些監(jiān)視設(shè)備離不開視頻圖像采集,而視頻圖像采集的關(guān)鍵環(huán)節(jié)就是視頻信號(hào)的AD轉(zhuǎn)換。傳統(tǒng)的視頻圖像采集系統(tǒng)一般采用專門的圖像采集芯片,如SAA7110視頻解碼芯片,自動(dòng)完成圖像的采集;缺點(diǎn)是電路復(fù)雜、成本高,不方便對(duì)其進(jìn)行軟件編程和升級(jí),進(jìn)而其采集圖像的精度和速度也受到制約,對(duì)非標(biāo)準(zhǔn)視頻信號(hào)適應(yīng)性不好。   本設(shè)計(jì)采用
        • 關(guān)鍵字: DSP  ADC  CPLD  視頻監(jiān)視  

        基于S3C2440微處理器的工業(yè)超聲探傷儀設(shè)計(jì)

        •   超聲探傷儀廣泛應(yīng)用在航空航天、石油化工、冶金造船等行業(yè),用于檢測(cè)金屬或非金屬內(nèi)部缺陷以及分析材質(zhì),是無損檢測(cè)領(lǐng)域重要的檢測(cè)儀器之一。   超聲探傷時(shí),應(yīng)用得最多的是A型顯示,如圖1所示。在A型顯示中,橫坐標(biāo)代表被測(cè)物的深度,縱坐標(biāo)代表回波信號(hào)的幅度。   目前同內(nèi)生產(chǎn)的數(shù)字式超聲探傷儀仍主要以單片機(jī)為核心,單片機(jī)固有的性能瓶頸制約了儀器的性能指標(biāo)和功能擴(kuò)展,與國(guó)外先進(jìn)水平相比,國(guó)產(chǎn)產(chǎn)品技術(shù)水平仍有較大的差距。   本文介紹的新型嵌入式數(shù)字超聲探傷儀以32位RISC CPUS3C2440為控制中心
        • 關(guān)鍵字: 探傷儀  超聲  單片機(jī)  FPGA  Linux  嵌入式  
        共7011條 409/468 |‹ « 407 408 409 410 411 412 413 414 415 416 » ›|

        cpld/fpga介紹

        您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
        歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473