cpld/fpga 文章 進入cpld/fpga技術社區(qū)
采用高性能SRAM提高DSP密集型應用的性能

- 軍事與國防應用極大地受益于數(shù)字信號處理器(DSP),其廣泛應用于雷達、軟件無線電(SDR)、靈巧彈藥與目標探測系統(tǒng)、電子戰(zhàn)應用、飛機成像以及眾多其它應用。DSP借助其完美架構提供的精確處理能力可以顯著提高性能。關鍵DSP功能包括實時信號處理、超高吞吐量與可重編程功能。本文介紹了如何采用高性能四倍數(shù)據(jù)速率(QDR)SRAM而使整體DSP系統(tǒng)性能至少提高兩倍(與使用SDRAM的傳統(tǒng)方法相比)的方法?! ?shù)字信號處理 數(shù)字信號處理包含把信號轉換成數(shù)字形式后對其進行處理的方法,如:雷達處理。雷達系統(tǒng)基本上是
- 關鍵字: DSP SDR FPGA
基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設計

- 隨著嵌入式技術的飛速發(fā)展,對嵌入式系統(tǒng)的應用需求也呈現(xiàn)出不斷增長的態(tài)勢,因此,嵌入式技術也相應地取得了重要的進展,系統(tǒng)設備不斷向高速化、集成化、低功耗的方向發(fā)展?,F(xiàn)場可編程門陣列FPGA經(jīng)過近20年的發(fā)展,到目前已成為實現(xiàn)數(shù)字系統(tǒng)的主流平臺之一。 FPGA具有單片機和DSP無法比擬的優(yōu)勢,相對于單片機和DSP工作需要依靠其上運行的軟件進行,F(xiàn)PGA全部的控制邏輯是由延時更小的硬件來完成的。 通用串行總線(USB)是現(xiàn)代數(shù)據(jù)傳輸?shù)陌l(fā)展趨勢,是解決計算機與外設連接瓶頸的有效手段,USB2.O版本在原先的版本
- 關鍵字: FPGA FPGA
京微雅格推出國內首款低功耗FPGA芯片CME-HR(黃河)系列

- 日前,京微雅格(北京)科技有限公司宣布適時推出了黃河系列CAP(可編程應用平臺)HR系列,以迎合低功耗,小封裝及靈活的應用場景需求?! ?jù)京微雅格產(chǎn)品市場總監(jiān)竇祥峰介紹,其產(chǎn)品特點如下: CME-HR系列低功耗FPGA采用40納米臺聯(lián)電低功耗工藝,靜態(tài)最低功耗可達35.2uW,最小封裝WLCSP16僅1.5mm*1.5mm。 該系列產(chǎn)品主要面向手持類或其它移動便攜式終端與設備的相關應用領域,該領域要求具備遠程升級、動態(tài)配置和功耗管理等功能,滿足LTE及未來的5G智能手機、便攜式智能終端(Tablet
- 關鍵字: 京微雅格 CAP FPGA
基于CPLD的電磁扳機控制儀設計

- 引言 靶場測試領域中槍械的擊發(fā)是一個重要的環(huán)節(jié)。傳統(tǒng)的槍械擊發(fā)采用人工方式,即射擊人員聽到射擊指令后手工扣動槍械扳機進行擊發(fā),這種方式存在兩方面的問題:其一,無法保證安全性。人員操作時有可能由于疲勞或者聽錯指令進行了誤操作,則可能造成靶道內人員安全事故,而在有些應用場合,如防彈頭盔穿甲實驗,射擊人員必須面對防彈頭盔進行射擊,彈頭有可能反彈回來傷及射擊人員。上述兩種安全事故在國內靶場都曾發(fā)生過。其二,隨著靶場測試技術的不斷發(fā)展,靶場測試所用的設備種類越來越多,精度也越來越高,因此,不同的測試設備如何保持一
- 關鍵字: CPLD RS232
一種基于CPLD的步進電機驅動模塊設計及實現(xiàn)

- 0引言 數(shù)控技術是以數(shù)字量編程實現(xiàn)控制機械或其他設備自動工作的技術,數(shù)控機床就是采用了數(shù)控技術的機床,或者說裝備了數(shù)控系統(tǒng)的機床。機床數(shù)控系統(tǒng)主要由幾個部分組成:零件加工程序的輸入、數(shù)據(jù)處理、插補計算和運動機構的控制。本文主要介紹最后一個部分運動機構的控制,即如何控制電機的動作??蛇x的電機有很多種,在這里我們選擇步進電機。 步進電機是數(shù)字控制電機,是一種將電脈沖轉換成角位移的精密執(zhí)行元件。它的旋轉是以固定的角度一步一步運行的,每給步進電機發(fā)一個脈沖電機就旋轉一個固定的角度,只要脈沖數(shù)發(fā)的正確,電機就能
- 關鍵字: CPLD 步進電機
一種基于CPLD的溫度測試系統(tǒng)設計

- 1 系統(tǒng)設計方案 1.1 動態(tài)存儲測試 所謂存儲測試技術,是指在對被測對象無影響或影響在允許范圍的條件下,在被測體內置入微型存儲測試儀器,現(xiàn)場實時完成信息快速采集與存儲,事后回收記錄儀,由計算機處理和再現(xiàn)被測信息的一種動態(tài)測試技術。 1.2 測試系統(tǒng)總體設計 本次設計的溫度測試系統(tǒng),主要是利用CPLD來實現(xiàn)。溫度傳感器將外界溫度信號轉換為微弱的電壓信號,通過模擬電路部分將輸入信號進行放大和濾波,再經(jīng)過A/D轉化電路把模擬信號轉換為數(shù)字信號,然后經(jīng)過FIFO存入存儲器,計算機通過接口電路對數(shù)據(jù)進行讀
- 關鍵字: CPLD FIFO
一種基于DSP與FPGA的高速通信接口設計方案

- 在雷達信號處理、數(shù)字圖像處理等領域中,信號處理的實時性至關重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢及DSP芯片在復雜算法處理上的優(yōu)勢,DSP+FPGA的實時信號處理系統(tǒng)的應用越來越廣泛。ADI公司的TigerSHARC系列DSP芯片浮點處理性能優(yōu)越,故基于這類。DSP的DSP+FPGA處理系統(tǒng)正廣泛應用于復雜的信號處理領域。同時在這類實時處理系統(tǒng)中,F(xiàn)PGA與DSP芯片之間數(shù)據(jù)的實時通信至關重要。 TigerSHARC系列DSP芯片與外部進行數(shù)據(jù)通信主要有兩種方式:總線方式和鏈路口方式。鏈
- 關鍵字: DSP FPGA
一款基于DSP和CPLD的低壓斷路器智能控制器設計

- 0 引言 智能電網(wǎng)的發(fā)展,對低壓電器的智能化提出了較高的要求,目前國內使用較多的小型斷路器的智能化穩(wěn)定性不夠,在于其體積較小,將信號采集電路、動作執(zhí)行和智能脫扣器都安裝在本體內,開關內的強電場產(chǎn)生的電磁干擾和高溫,使得斷路器可靠性降低。本文介紹的智能控制器脫離于斷路器本體,并且能夠連接多個斷路器,實現(xiàn)對多個斷路器的監(jiān)控。 1 控制器的總體結構 群組智能控制器的核心采用DSP 芯片,輔以CPLD EPM3128芯片來實現(xiàn)鍵盤和液晶的時序邏輯,減少擴展芯片帶來的體積問題,外圍電路主要包括信號調理電路和脫
- 關鍵字: DSP CPLD
基于FPGA的自適應均衡器算法實現(xiàn)

- 摘要:近年來,自適應均衡技術在通信系統(tǒng)中的應用日益廣泛,利用自適應均衡技術在多徑環(huán)境中可以有效地提高數(shù)字接收機的性能。為了適應寬帶數(shù)字接收機的高速率特點,本文闡述了自適應均衡器的原理并對其進行改進。最后使用FPGA芯片和Verilog HDL設計實現(xiàn)了自適應均衡器并仿真驗證了新方法的有效性。 信道均衡技術(Channel equalization)是指為了提高衰落信道中的通信系統(tǒng)的傳輸性能而采取的一種抗衰落措施。它主要是減小信道的多徑時延帶來的碼間串擾(ISI)問題。其原理是對信道或整個傳輸系統(tǒng)特性進行
- 關鍵字: FPGA LMS
在云端,還好嗎?
- 十四個月之前,我參加了一次Plunify的媒體沙龍活動,寫了一篇名為《云時代才剛剛開始》的文章,談了一點我對把芯片設計結合云計算和對Plunify這家創(chuàng)業(yè)公司的看法。那時候,Plunify主推的業(yè)務是租用亞馬遜的服務器資源,搭建一個FPGA開發(fā)的云端平臺,讓設計公司可以把設計方案上傳到云端來仿真,以節(jié)省大量的時間,同時也避開了自建云的昂貴成本?! ∫荒赀^去了,我終于又有機會和Plunify做一次更加深入的交流,看看Plunify在中國大陸市場的深水里摸了一年石頭后,到底有沒有摸到魚?! lunify
- 關鍵字: Plunify 云端 FPGA InTime
逐夢十年賽靈思
- 時間都去哪了?當公司全球上下熱烈慶祝成立30周年的時候, 回首我在賽靈思竟然也已有十載。從上海到北京,從新天地到盤古大觀,從北京最開始幾個人的小辦事處到今天數(shù)十人數(shù)千規(guī)模的北京公司,我有幸見證了賽靈思在中國的巨大發(fā)展和變遷,但不變的是這份工作帶來的強大吸引力和提供給大家的實現(xiàn)夢想的舞臺。 賽靈思是我的第一份工作,一做就做了十年。很多周圍的同學朋友都已經(jīng)換了多家公司,也有很多在高校都成了學術帶頭人,教授, 也不停地有獵頭和朋友追問我為什么不愿意動一動。 我清楚我的執(zhí)著和堅守來源于公司人性化和平等的
- 關鍵字: 賽靈思 FPGA PAE
基于VHDL和QuartusⅡ的數(shù)字電子鐘設計與實現(xiàn)

- 摘要:采用FPGA進行的數(shù)字電路設計具有更大的靈活性和通用性,已成為目前數(shù)字電路設計的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設計方案。該方案采用VHDL設計底層模塊,采用電路原理圖設計頂層系統(tǒng)。整個系統(tǒng)在QuartusⅡ開發(fā)平臺上完成設計、編譯和仿真,并在FPGA硬件實驗箱上進行測試。測試結果表明該設計方案切實可行。 EDA(Electronic Design Automation)又名電子設計自動化,其基本特征是:以超大規(guī)??删幊踢壿嬈骷?,如FPGA,為設計載體,以硬件描述語言,如VHDL,為
- 關鍵字: FPGA QuartusⅡ
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
