arm+fpga 文章 進入arm+fpga技術(shù)社區(qū)
Cortex-M3內(nèi)核芯片LM3S2965的CAN總線節(jié)點設(shè)計
![](http://editerupload.eepw.com.cn/fetch/20130807/156719_1_0.jpg)
- 摘要:根據(jù)CAN總線的特性,給出了基于Cortex-M3內(nèi)核的LM3S2965芯片中CAN總線節(jié)點的硬件電路、軟件實現(xiàn)框架及部分代碼。初始化代碼部分可以直接應(yīng)用在其他CAN總線的接口設(shè)計中。
關(guān)鍵詞:CAN;Cortex-M3;稱重儀表; - 關(guān)鍵字: LED ARM Cortex-M3 控制器 通信
基于嵌入式系統(tǒng)的智能門窗設(shè)計
![](http://uphotos.eepw.com.cn/fetch/20130729/151035_1_0.jpg)
- 基于嵌入式系統(tǒng)的智能門窗設(shè)計,為了使家居生活更加舒適、安全,采用以ARM7為主控制芯片,融合多路傳感器的方法,突破了傳統(tǒng)的防盜門窗模式。綜合考慮了室內(nèi)外環(huán)境的安全因素,設(shè)計了一種基于嵌入式系統(tǒng)的智能門窗,進行了以CO、煤氣、甲醛以及風光雨傳感器為主要信號獲取單元,以聲光報警器、排風扇和電動開窗器為執(zhí)行機構(gòu)的聯(lián)合調(diào)試實驗設(shè)計,實驗中系統(tǒng)運行穩(wěn)定可靠。實驗結(jié)果證明該設(shè)計切實可行。
- 關(guān)鍵字: ARM
ARM-Linux嵌入式系統(tǒng)的Boot Loader分析與設(shè)計
![](http://uphotos.eepw.com.cn/fetch/20130729/151040_1_0.jpg)
- ARM-Linux嵌入式系統(tǒng)的Boot Loader分析與設(shè)計,Boot Loader作為ARM嵌入式系統(tǒng)的一個重要部分。對于使用不相同版本的內(nèi)核的系統(tǒng)板,所時應(yīng)的Boot Loader也是相同,因此對每個系統(tǒng)板都要對其運行其所對應(yīng)的Boot Loader。在此簡要介紹S3C2410及其兩種啟動方式,著重分析S3C2410從NANDFLASH啟動的過程中,對各個內(nèi)部功能模塊進行初始化過程,并設(shè)計出基于S3C2410嵌入式系統(tǒng)的Boot Loader。通過在線仿真及實際測試表明,該Boot Loader具有
- 關(guān)鍵字: ARM
FIR濾波器的FPGA實現(xiàn)方法
- 為了給實際應(yīng)用中選擇合適FIR濾波器的FPGA實現(xiàn)結(jié)構(gòu)提供參考,首先從FIR數(shù)字濾波器的基本原理出發(fā),分析了FIR濾波器的結(jié)構(gòu)特點,然后分別介紹了基于FPGA的FIR濾波器的串行、并行、轉(zhuǎn)置型、FFT型和分布式結(jié)構(gòu)型的實現(xiàn)方法,對于各種實現(xiàn)的結(jié)構(gòu)做了分析、比較以及優(yōu)化處理,特別是對基于FFT的FIR濾波器與傳統(tǒng)卷積結(jié)構(gòu)進行了精確的數(shù)值計算比較,最后得出滿足于低階或高階的各種FIR濾波器實現(xiàn)結(jié)構(gòu)的適用范圍及其優(yōu)缺點,并針對實際工程應(yīng)用提出了下一步需解決的問題。
- 關(guān)鍵字: FPGA FIR 濾波器 實現(xiàn)方法
ARM計劃2015年全面攻占服務(wù)器芯片市場
- ARM在控制住移動芯片市場的同時,計劃在芯片權(quán)限市場再出擊,該公司計劃到2015年將在PC和服務(wù)器市場取得立足點。 該消息是出自本周早些時候ARM的盈利分析電話會議。ARM公司基本上也是一個芯片技術(shù)授權(quán)公司。因此,這對于它來說是一個極大的優(yōu)勢,因為他們并不需要自己生產(chǎn)和加工處理器芯片。相反,像Nvidia這樣的芯片公司,則要在對芯片進行設(shè)計的同時加工和制造芯片產(chǎn)品。不過,可以肯定的是這條信息的意義是明確的。ARM很明顯的想要進駐到PC和服務(wù)器市場,成為其中的選手,在2011年美國舉辦的CES展會
- 關(guān)鍵字: ARM 服務(wù)器芯片
基于FPGA的24×24位低功耗乘法器的設(shè)計
- 通過對現(xiàn)有編碼算法的改進,提出一種新的編碼算法,它降低功耗的方法是通過減少部分積的數(shù)量來實現(xiàn)的。因為乘法器的運算主要是部分積的相加,因此,減少部分積的數(shù)量可以降低乘法器中加法器的數(shù)量,從而實現(xiàn)功耗的減低。在部分積的累加過程中.又對用到的傳統(tǒng)全加器和半加器進行了必要的改進,避免了CMOS輸入信號不必要的翻轉(zhuǎn),從而降低了乘法器的動態(tài)功耗。通過在Altera公司的FPGA芯片EP2CTOF896C中進行功耗測試,給出了測試結(jié)果,并與現(xiàn)有的兩種編碼算法進行了比較。功耗分別降低3.5%和8.4%。
- 關(guān)鍵字: FPGA 24位 低功耗 乘法器
ARM CEO表示公司暫不急于開發(fā)64位芯片
- 著名芯片設(shè)計公司ARM首席執(zhí)行官沃倫•伊斯特(Warren East)本周在證券分析師電話會議中表示,ARM開始考慮設(shè)計64位CPU,一些服務(wù)器應(yīng)用程序?qū)⒃?4位芯片的計算機中得到應(yīng)用,但ARM的32位芯片在計算機服務(wù)器市場仍占有相當?shù)氖袌龇蓊~,因此,公司并不急于設(shè)計64位計算機芯片。 伊斯特表示:“目前,對于服務(wù)器應(yīng)用程序來說,沒有64位計算機芯片也并非是一個壁壘,因為32位芯片能相當好地適應(yīng)多核芯片的服務(wù)器配置。”ARM即將發(fā)布的Cortex-A15是一款3
- 關(guān)鍵字: ARM 芯片設(shè)計 64位
基于FPGA的多時鐘片上網(wǎng)絡(luò)設(shè)計
- 本文介紹了一個基于FPGA 的高效率多時鐘的虛擬直通路由器,通過優(yōu)化中央仲裁器和交叉點矩陣,以爭取較小面積和更高的性能。同時,擴展路由器運作在獨立頻率的多時鐘NoC 架構(gòu)中,并在一個3×3Mesh 的架構(gòu)下實驗,分析其性能特點,比較得出多時鐘片上網(wǎng)絡(luò)具有更高的性能。
- 關(guān)鍵字: FPGA 多時鐘 片上網(wǎng)絡(luò)
基于DSP Builder數(shù)字信號處理器的FPGA設(shè)計
- 針對使用硬件描述語言進行設(shè)計存在的問題,提出一種基于FPGA并采用DSP BuildIer作為設(shè)計工具的數(shù)字信號處理器設(shè)計方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ設(shè)計流程,設(shè)計了一個12階FIR低通數(shù)字濾波器,通過Quaxtus時序仿真及嵌入式邏輯分析儀signalTapⅡ硬件測試對設(shè)計進行了驗證。結(jié)果表明,所設(shè)計的FIR濾波器功能正確,性能良好。
- 關(guān)鍵字: Builder FPGA DSP 數(shù)字信號處理器
arm+fpga介紹
您好,目前還沒有人創(chuàng)建詞條arm+fpga!
歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對arm+fpga的理解,并與今后在此搜索arm+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
![備案](https://webstorage.eepw.com.cn/images/2013/index/biaoshi.gif)