在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 多路同步串口的FPGA傳輸實(shí)現(xiàn)

            多路同步串口的FPGA傳輸實(shí)現(xiàn)

            作者: 時(shí)間:2009-05-21 來(lái)源:詹必勝 吳斌方 楊光友 湖北工業(yè)大學(xué) 收藏

              結(jié)語(yǔ)

            本文引用地址:http://www.biyoush.com/article/94602.htm

              利用的實(shí)時(shí)數(shù)據(jù)處理能力與優(yōu)越的硬線邏輯設(shè)計(jì)相結(jié)合,保證了多通道數(shù)據(jù)采集系統(tǒng)的實(shí)時(shí)性和精度要求,實(shí)現(xiàn)高速數(shù)據(jù)傳輸,同時(shí)簡(jiǎn)化系統(tǒng)硬件設(shè)計(jì),縮小系統(tǒng)體積,具有極高的性價(jià)比。系統(tǒng)的數(shù)字部分硬件采用Verilog硬件描述語(yǔ)言實(shí)現(xiàn),便于修改和升級(jí),可根據(jù)實(shí)際測(cè)試應(yīng)用需求作靈活的改進(jìn)。本數(shù)據(jù)采集傳輸模塊已成功實(shí)現(xiàn),并取得了良好的應(yīng)用效果。

              參考文獻(xiàn):

              [1]吳繼華,王誠(chéng). Altera /CPLD設(shè)計(jì)(基礎(chǔ)篇)[M]. 人民郵電出版社 2005:64-65

              [2]www.altera.com

              [3]A-2126x SHARC Peripherals Manual. 2004

              [4]夏宇聞.Verilog數(shù)字系統(tǒng)設(shè)計(jì)[M].北京:北京航空航天出版社,2003

              [5]CLIVE “Max” MAXFIELD. 設(shè)計(jì)指南器件、工具和流程[M]. 人民郵電出版社. 2007


            上一頁(yè) 1 2 3 4 5 6 下一頁(yè)

            評(píng)論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉