在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > FPGA到高速DRAM的接口設(shè)計(04-100)

            FPGA到高速DRAM的接口設(shè)計(04-100)

            ——
            作者:Altera 公司 Lalitha Oruganti 時間:2008-03-28 來源:電子產(chǎn)品世界 收藏

              讀數(shù)據(jù)到系統(tǒng)時鐘的再同步

            本文引用地址:http://www.biyoush.com/article/80852.htm

              接口設(shè)計的另一個問題是從DQS時鐘域到系統(tǒng)時鐘域變換讀數(shù)據(jù)。來自的讀數(shù)據(jù)首先在DQS時鐘域捕獲到存儲器控制器中。然后,此數(shù)據(jù)必須變化到系統(tǒng)時鐘域。為了保證正確地捕獲DQ信號在中,設(shè)計人員需要確定DQS和系統(tǒng)時鐘之間的偏移。

              必須根據(jù)下列因素計算偏移精度來進行最小和最大定時分析(圖2):

            ·從PLL時鐘輸出到引腳的延遲(TpD1);

            ·時鐘板跡線長度延遲(TpD2);

            ·來自時鐘的DQS存取視窗(來自DDR存儲器數(shù)據(jù)表的TDQSCK)延遲。;

            ·DQS板跡線長度延遲(tpD3);

            ·在到I/O元件中來自DQS引腳的延遲(tpD4);

            ·I/O元件寄存器的微時鐘到輸出數(shù)時間延遲(tco1);

            ·從I/O寄存器到再同步寄存器的延遲(tpD5)。



            關(guān)鍵詞: Altera FPGA DRAM

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉