ad9959應(yīng)用控制電路
現(xiàn)代雷達(dá)信號(hào)模擬器的設(shè)計(jì)偏重于運(yùn)用數(shù)字化方式來(lái)實(shí)現(xiàn)。事實(shí)上,隨著實(shí)時(shí)數(shù)字信號(hào)處理技術(shù)的發(fā)展,PC+DSP+DDS的體系結(jié)構(gòu)已成為雷達(dá)信號(hào)模擬器實(shí)現(xiàn)的主要方式。而AD9959由于在一塊芯片上集成了四個(gè)DDS通道,因此,AD9959的使用可為多路雷達(dá)信號(hào)模擬器的設(shè)計(jì)提供了極大的方便。因?yàn)樗墒沟迷拘枰嗥瑔瓮ǖ繢DS芯片的系統(tǒng),現(xiàn)在只需一片AD9959即可完成系統(tǒng)功能。
圖4所示是一種基于AD9959芯片的雷達(dá)中頻信號(hào)模擬系統(tǒng)的三通道設(shè)計(jì)結(jié)構(gòu)框圖。其信號(hào)模擬過(guò)程為:嵌入式PC首先對(duì)目標(biāo)及環(huán)境進(jìn)行建模和運(yùn)算,以生成雷達(dá)信號(hào)仿真數(shù)據(jù)庫(kù),然后由DSP根據(jù)嵌人式PC傳來(lái)的目標(biāo)信息,計(jì)算出與DDS在不同時(shí)刻需要生成的對(duì)應(yīng)信號(hào)頻率、相位和幅度數(shù)據(jù)。并將數(shù)據(jù)傳人FPGA,再由FPGA對(duì)數(shù)據(jù)進(jìn)行并串轉(zhuǎn)換,并在同步定時(shí)脈沖的觸發(fā)下,在特定時(shí)間將數(shù)據(jù)串行寫(xiě)入DDS,從而完成對(duì)DDS的設(shè)置。最后再由DDS同時(shí)產(chǎn)生三路中頻模擬信號(hào)。
6 結(jié)束語(yǔ)
AD9959由于內(nèi)部集成有多個(gè)DDS通道,它無(wú)需多片單通道DDS芯片及其外部電路,因而有助于簡(jiǎn)化系統(tǒng)設(shè)計(jì)過(guò)程,減小PCB面積。實(shí)際試驗(yàn)結(jié)果證明:AD9959具有的高性能,可使之廣泛的應(yīng)用于雷達(dá)和通信系統(tǒng)之中。本站還有AD9959的配置程序和應(yīng)用電路,請(qǐng)搜索。
評(píng)論