在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 業(yè)界動態(tài) > 3D封裝技術突破 臺積電、英特爾引領代工封測廠

            3D封裝技術突破 臺積電、英特爾引領代工封測廠

            作者: 時間:2019-08-16 來源:拓墣產(chǎn)業(yè)研究院 收藏

            針對HPC芯片封裝技術,已在2019年6月于日本VLSI技術及電路研討會(2019 Symposia on VLSI Technology & Circuits)中,提出新型態(tài)SoIC(System on Integrated Chips)之技術論文;透過微縮凸塊(Bumping)密度,提升CPU/GPU處理器與存儲器間整體運算速度。

            本文引用地址:http://www.biyoush.com/article/201908/403802.htm

            整體而言,期望借由SoIC封裝技術持續(xù)延伸,并作為于InFO(Integrated Fan-out)、CoWoS(Chip on Wafer on Substrate)后端先進封裝之全新解決方案。

            運用垂直疊合與微縮體積方法,成功提升HPC工作效率

            由于半導體發(fā)展技術的突破、元件尺寸逐漸微縮之際,驅(qū)使HPC芯片封裝發(fā)展必須考量封裝所需之體積與芯片效能的提升,因此對HPC芯片封裝技術的未來發(fā)展趨勢,除了現(xiàn)有的扇出型晶圓級封裝(FOWLP)與2.5D封裝外,將朝向技術難度更高的技術為開發(fā)目標。

            所謂的3D封裝技術,主要為求再次提升AI之HPC芯片的運算速度及能力,試圖將HBM高頻寬存儲器與CPU/GPU/FPGA/NPU處理器彼此整合,并藉由高端TSV(硅穿孔)技術,同時將兩者垂直疊合于一起,減小彼此的傳輸路徑、加速處理與運算速度,提高整體HPC芯片的工作效率。

            與Intel積極推出3D封裝,將引領代工封測廠一并跟進

            依現(xiàn)行3D封裝技術,由于必須垂直疊合HPC芯片內(nèi)的處理器及存儲器,因此就開發(fā)成本而言,比其他兩者封裝技術(FOWLP、2.5D封裝)高出許多,制程難度上也更復雜、成品良率較低。

            目前3D封裝技術已對外公告的最新成果,現(xiàn)階段除了半導體代工制造龍頭臺積電最積極,已宣布預計于2020年導入量產(chǎn)SoIC和WoW(Wafer on Wafer)等3D封裝技術外,另有IDM大廠Intel也提出Foveros之3D封裝概念,將于2019下半年迎戰(zhàn)后續(xù)處理器與HPC芯片之封裝市場。

            隨著半導體代工制造商與IDM廠陸續(xù)針對3D封裝技術投入研發(fā)資源,也將引領另一波3D封測技術風潮,相信代工封測廠(如日月光、Amkor等)也將加緊腳步,跟上此波3D封裝技術的發(fā)展趨勢。 



            評論


            相關推薦

            技術專區(qū)

            關閉