在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應用 > SystemC與SystemVerilog的比較

            SystemC與SystemVerilog的比較

            作者: 時間:2017-06-05 來源:網(wǎng)絡(luò) 收藏

            就 SystemC 和 這兩種語言而言, SystemC 是C++在硬件支持方面的擴展,而 則繼承了 Verilog,并對 Verilog 在

            (1) SystemC 特別適合建模體系結(jié)構(gòu),開發(fā)事務(wù)處理級(TL)模型和在驗證中描述軟件的行為。對于具有很強C++實力的團隊和有基于C/C++ IP 集成要求(如處理器仿真器),以及為早期軟件開發(fā)設(shè)計的虛擬原型來說, SystemC 特別適合。

            (2) 是進行RTL設(shè)計的最佳語言,不僅在于其描述真實硬件和斷言的能力,還在于對工具支持方面的考慮。同時, SystemVerilog 也提供了建模抽象模型和先進的驗證平臺語言特征,例如受限制隨機激勵生成、功能覆蓋或斷言。對于那些沒有C/C++ IP 集成要求的項目來講比較合適,畢竟可以使用一種語言完成全部設(shè)計。

            當然, SystemC 可以用于驗證平臺和描述RTL結(jié)構(gòu),而 SystemVerilog 也可以用于編寫高層事務(wù)處理級模型。但是,每一種語言都用于自己的重點應用時,它們可以達到最佳的效率。這點對于復雜的項目特別適用,在這種項目中,不同的任務(wù)分屬于不同的組,通常有不同的技能要求。注重實效的解決方案以及符合設(shè)計團隊的多種技術(shù)要求的方法是同時使用 SystemC 和 SystemVerilog 來開發(fā)和驗證當今設(shè)計流程需要的虛擬原型的事務(wù)處理級模型。



            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉