在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      新聞中心

      EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 可在線(xiàn)升級(jí)的FPGA并行配置方法的實(shí)現(xiàn)

      可在線(xiàn)升級(jí)的FPGA并行配置方法的實(shí)現(xiàn)

      作者: 時(shí)間:2009-08-10 來(lái)源:網(wǎng)絡(luò) 收藏

      在當(dāng)今變化的市場(chǎng)環(huán)境中,產(chǎn)品是否便于現(xiàn)場(chǎng)升級(jí)、便于靈活使用,已成為產(chǎn)品進(jìn)入市場(chǎng)的關(guān)鍵因素。而基于 SRAM結(jié)構(gòu)的 器件的出現(xiàn),為系統(tǒng)設(shè)計(jì)者動(dòng)態(tài)改變運(yùn)行電路中的邏輯功能創(chuàng)造了條件,也為現(xiàn)場(chǎng)升級(jí)等奠定了基礎(chǔ)。但由于 SRAM的掉電易失性,系統(tǒng)每次上電時(shí),必須重新配置數(shù)據(jù),只有在數(shù)據(jù)配置正確的情況下系統(tǒng)才能正常工作。
      筆者在實(shí)際項(xiàng)目應(yīng)用中,采用 SST89V564微處理器對(duì) 進(jìn)行快速高效的 PPA數(shù)據(jù)配置,不僅可以完成對(duì) 的上電啟動(dòng)配置,同時(shí)利用其 IAP技術(shù)還可以在 FPGA配置完以后,通過(guò)修改微處理器中的配置數(shù)據(jù)和參數(shù)來(lái)實(shí)現(xiàn)系統(tǒng)的。

      1.FPGA的 PPA配置過(guò)程
      FPGA的在線(xiàn)配置方式一般有兩類(lèi):一是通過(guò)下載電纜由計(jì)算機(jī)直接對(duì)其進(jìn)行配置;二是通過(guò)微處理器對(duì)其進(jìn)行配置。前者調(diào)試時(shí)非常方便,在應(yīng)用現(xiàn)場(chǎng)是很不現(xiàn)實(shí)的,只適合產(chǎn)品的調(diào)試,而一般實(shí)際產(chǎn)品中采用微處理器對(duì) FPGA進(jìn)行配置。
      FPGA器件 PPA配置時(shí)序如圖 1所示,其中 nCS和 CS兩個(gè)片選信號(hào)只需用一個(gè),當(dāng)

      本文引用地址:http://www.biyoush.com/article/191963.htm


      選用 nCS作為片選信號(hào)控制配置,CS接高電平。其配置過(guò)程為微處理器在 nCONFIG引腳上產(chǎn)生一個(gè)最少 21µs的低脈沖,等待直至 nSTATUS和 CONF_DONE變低。此時(shí)將 nCONFIG置高, nSTATUS會(huì)在 nCONFIG跳高后 4µs內(nèi)跳高,則表示 FPGA可以配置了[1]。
      配置成功時(shí),F(xiàn)PGA器件釋放 CONF_DONE信號(hào),由外部將其拉高。如果微處理器檢
      測(cè)到該信號(hào)為高,則表明配置成功;否則,要對(duì)其重新配置。
      2.基本硬件組成
      2.1 SST89V564RD及接口設(shè)計(jì)

      SST89V564RD是 SST公司的 8位集成 SUPERFLASH 存儲(chǔ)器的 51 兼容 MCU,帶有 1K字節(jié)片內(nèi) RAM和 72K字節(jié)片內(nèi) SUPERFLASH。其片內(nèi) Flash分成 Block0(64K字節(jié))和 Block1(8K字節(jié))兩塊,Block0和 Block1低 8K地址相同,程序運(yùn)行時(shí),可通過(guò)設(shè)置特功能寄存器 SFCF對(duì)低 8K字節(jié)的 Flash程序存儲(chǔ)塊進(jìn)行切換,以使程序運(yùn)行在 Block0或 Block1。微處理器與 FPGA的接口電路如圖 2所示。


      上一頁(yè) 1 2 3 下一頁(yè)

      評(píng)論


      相關(guān)推薦

      技術(shù)專(zhuān)區(qū)

      關(guān)閉