在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設計應用 > 一種通用SPI總線接口的FPGA設計與實現(xiàn)

            一種通用SPI總線接口的FPGA設計與實現(xiàn)

            作者: 時間:2009-08-25 來源:網(wǎng)絡 收藏

            2、模塊設計
            根據(jù) 總線的原理,可分為以下功能模塊:通信模塊,控制模塊,F(xiàn)IFO模塊(緩沖存儲器),配置模塊,數(shù)據(jù)收發(fā)模塊,如圖 2所示。

            2.1通信模塊
            這個模塊實現(xiàn)與微處理器的通信,接收微處理器的數(shù)據(jù)和指令,通過指令解析,發(fā)出控制信號。該模塊定義的寄存器包括發(fā)送數(shù)據(jù)寄存器,接收數(shù)據(jù)寄存器,測試數(shù)據(jù)寄存器,接收測試數(shù)據(jù)寄存器,指令寄存器,配置寄存器,狀態(tài)寄存器,各寄存器詳述如下:
            發(fā)送數(shù)據(jù)寄存器:可寫寄存器,接收微處理器發(fā)送的數(shù)據(jù),而后暫存于 FIFO模塊中;
            接收數(shù)據(jù)寄存器:可讀寄存器,當收到讀數(shù)據(jù)指令時,該寄存器將從 FIFO中讀入數(shù)據(jù)且通過數(shù)據(jù)總線發(fā)送至微處理器;
            測試數(shù)據(jù)寄存器:可寫寄存器,用于在測試模式下接收測試數(shù)據(jù),而后暫存于 FIFO模塊中;
            接收測試數(shù)據(jù)寄存器:可讀寄存器,當收到讀測試數(shù)據(jù)指令時,該寄存器讀入 FIFO中的測試數(shù)據(jù),并通過數(shù)據(jù)總線發(fā)送至微處理器,以測試各功能模塊工作是否正常;
            指令寄存器:可寫寄存器,接收微處理器的指令,通過指令解析后,往其它模塊發(fā)出相應的控制信號,包括發(fā)送數(shù)據(jù)指令,讀數(shù)據(jù)指令,復位指令,寫測試數(shù)據(jù)指令,讀測試數(shù)據(jù)指令;
            配置寄存器:可寫寄存器,用于保存 配置參數(shù),包括時鐘分頻倍數(shù)、相位、移位順序、幀長度等。該寄存器的值將被轉(zhuǎn)發(fā)至配置模塊。
            狀態(tài)寄存器:只讀寄存器,控制模塊將狀態(tài)機狀態(tài)寫入該寄存器,供微處理器查詢

            工作狀態(tài);
            2.2控制模塊
            控制模塊是本系統(tǒng)的核心,控制著整個工作流程,為了方便結(jié)構(gòu)化設計,本模塊設計了狀態(tài)機。根據(jù) SPI總線的原理可將總線分為五種狀態(tài),分別是等待狀態(tài)、數(shù)據(jù)發(fā)送狀態(tài)、數(shù)據(jù)接收狀態(tài)、數(shù)據(jù)接收完畢狀態(tài)、在線測試狀態(tài)。各狀態(tài)之間的關系如圖 2所示:



            關鍵詞: FPGA SPI 總線接口

            評論


            相關推薦

            技術專區(qū)

            關閉