在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的無線同播頻率校準裝置的設計

            基于FPGA的無線同播頻率校準裝置的設計

            作者: 時間:2010-03-09 來源:網(wǎng)絡 收藏


            電壓控制模塊的狀態(tài)機如圖6所示,其工作方式是:

            (1)idle狀態(tài)時,ready輸出賦為1,sclk賦為1,sync賦為1,max_24bits賦為24。
            (2)當load=1時,狀態(tài)轉至idle,sync賦為0,data reg通過level和step引腳的值產生相應的控制幀。
            (3)當load=0時,狀態(tài)轉至sclk_up,sclk賦為1,din賦為data_reg[max_24bits-1]。
            (4)狀態(tài)轉至sclk down,sclk賦為0,max_24bits自減1。當max_24bits=0時,狀態(tài)轉至idle;否則狀態(tài)轉至sclk_up。
            狀態(tài)sclk_up和sclk_down的循環(huán)是用于產生控制DAC8552的時鐘和數(shù)據(jù),din通過max_24bits這個寄存器實現(xiàn)對data_reg從高到低逐位輸出。


            3 實驗結果
            3.1 軟件仿真
            利用Libero 8.0開發(fā)環(huán)境集成的Modelsim軟件對電壓控制模塊設計進行仿真。模擬寫入DAC8552的A、B通道數(shù)據(jù)為1010 1111 OO10 1011,十進制為44843,折算為電壓值是2.258V。仿真時序圖如圖7所示,滿足DAC8552接口的時序要求。


            3.2 板上調試
            將程序燒入運行,并通過頻率計實際測量,測量結果如圖8所示。由于頻率計的精度只達到1Hz,測量的數(shù)據(jù)會有所偏差??紤]到校準后的頻偏已經接近+0.05ppm(+0.64Hz),證明系統(tǒng)功能已經實現(xiàn)。但系統(tǒng)的效率不夠高,需時過長,算法有待改善。


            4 結束語
            本設計通過、高精度DAC、壓控恒溫晶振和GPS信號接收模塊,成功實現(xiàn)了同播系統(tǒng)發(fā)射設備的。除了同播系統(tǒng),本設計還可應用于衛(wèi)星信號同步、跳頻通信的相關領域,發(fā)展空間十分廣闊。


            上一頁 1 2 3 4 下一頁

            評論


            相關推薦

            技術專區(qū)

            關閉