在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的雙口RAM與PCI9O52接口設計

            基于FPGA的雙口RAM與PCI9O52接口設計

            作者: 時間:2010-04-09 來源:網絡 收藏

            摘要:為了解決9052和雙口之間讀寫時序不匹配的問題,本設計采用可編程器件來實現(xiàn)它們之間的接口電路。此電路可以使系統(tǒng)更加緊湊。核心邏輯部分采用有限狀態(tài)機實現(xiàn),使控制邏輯直觀簡單,提高了設計效率。
            通過仿真工具ModelSim Se對該接口電路進行了驗證,得出的仿真波形符合要求。
            關鍵詞:9052;雙口;狀態(tài)機

            本文引用地址:http://www.biyoush.com/article/191746.htm

            O 引言
            IDT70V28L(雙口)的存取時間大于20ns,9052工作于25MHz,其存取時間要大于雙口RAM的存取時間。PCI9052是發(fā)起交易的主動者,相當于一個慢速器件訪問快速器件,通過可編程器件,可以把PCI9052讀寫控制信號直接傳遞給IDT70V28L,完成時序的匹配。
            為將PCI9052的局部邏輯轉換為雙口RAM的讀寫控制信號和地址信號,本設計采用了可編程器件來實現(xiàn)它們之間的接口邏輯電路。在可編程器件設計中,狀態(tài)機的設計方法是應用最廣泛的設計方法之一。有限狀態(tài)機是一種簡單、結構清晰、設計靈活的方法,它易于建立、理解和維護,特別應用在具有大量狀態(tài)轉移和復雜時序控制的系統(tǒng)中,更顯其優(yōu)勢。鑒于其優(yōu)勢,本設計采用了Verilog HDL描述的狀態(tài)機來實現(xiàn)該接口的時序邏輯,并通過仿真工具驗證了該設計的正確性。

            1 PCI9052和雙DRAM
            1.1 PCI9052簡介
            PCI9052是PLX公司繼PCI9050之后開發(fā)的低價位總線目標接口芯片,低功耗,符合PCI2.1規(guī)范,它的局部總線(LOCAL BUS)可以通過可編程設置為8/16/32位的(非)復用總線,數(shù)據(jù)傳輸率可達到132Mb/s。它的主要功能和特性如下:
            (1)異步操作。PCI9052的Local Bus與PCI總線的時鐘相互獨立運行,兩總線的異步運行方便了高、低速設備的兼容。Local Bus的運行時鐘頻率范圍為0~40MHz,TTL電平;PCI的運行時鐘頻率范圍0~33MHz。
            (2)可編程的局部總線配置。PCI9052支持8位、16位或32位Local Bus,它們可以是復用或非復用。PCI9052有4個字節(jié)允許(LBE[3:0]#)信號,26條地址線(LA[27:2]),乖和32位、16位、8位數(shù)據(jù)線(LAD[3l:0])。
            (3)直接從(目標)數(shù)據(jù)傳送模式。PCI9052支持從PCI總線到Local Bus的猝發(fā)存儲器映射空間的傳送和I/O訪問。讀和寫FIFO允許在PCI和局部總線之間的高性能猝發(fā)。PCI總線被允許猝發(fā),這樣Local Bus能被設置成猝發(fā)或持續(xù)單周期。
            (4)4個局部片選。PCI9052提供4個片選,每個片選的基地址和范圍被編程成獨立的由SEEPROM或主機。
            (5)5個局部地址空間。每個局部地址空間的基地址和范圍被由SEEPROM或主機編程成唯一的。
            1.2 雙口RAM
            IDT70V28是高速64k×16的雙端口靜態(tài)RAM。它能被設計為1024kb的雙端口RAM或者是32位字主從雙端口RAM。該雙口RAM提供兩個獨立的具有控制、地址和I/O引腳的端口。它的主要特性如下:a.可同時訪問雙端口同一存儲器空間;b.高速存儲訪問,訪問速度可達到20ns;c.低功耗運行;d.同過將多個設備級聯(lián),可以方便地將數(shù)據(jù)線寬擴展到32位或更高;e.具有‘busy’和‘interrupt’旗語。避免訪問沖突:f.可以獨立訪問端口。


            上一頁 1 2 3 下一頁

            關鍵詞: FPGA PCI9 RAM PCI

            評論


            相關推薦

            技術專區(qū)

            關閉