在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      新聞中心

      EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的DDR內(nèi)存條的控制

      基于FPGA的DDR內(nèi)存條的控制

      作者: 時(shí)間:2010-06-29 來源:網(wǎng)絡(luò) 收藏

      摘要:隨著數(shù)據(jù)存儲(chǔ)量的日益加大以及存儲(chǔ)速度的加快,大容量的高速存儲(chǔ)變得越來越重要。既能滿足大容量的存儲(chǔ)又能滿足讀寫速度快的要求,這樣使得對控制的應(yīng)用越來越廣泛。首先介紹了的工作原理,內(nèi)存條電路設(shè)計(jì)的注意事項(xiàng),以及如何使用實(shí)現(xiàn)對內(nèi)存條的控制,最后給出控制的仿真波形。
      關(guān)鍵詞:;內(nèi)存條;PCB電路設(shè)計(jì)

      本文引用地址:http://www.biyoush.com/article/191683.htm

      1 內(nèi)存條的工作原理
      內(nèi)存條是由多顆粒的DDR SDKAM芯片互連組成,DDR SDRAM是雙數(shù)據(jù)率同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器的縮寫。DDR SDRAM采用雙數(shù)據(jù)速率接口,也就是在時(shí)鐘的正沿或負(fù)沿都需要對數(shù)據(jù)進(jìn)行采樣。在本設(shè)計(jì)中采用的內(nèi)存是hynix公司的lGB的HYMD564M646CP6-J。內(nèi)存條的工作原理與單顆粒內(nèi)存芯片的工作原理一樣,主要的控制信號以及控制信號完成的主要功能如表1所示。


      以上的控制信號及地址信號都是由差分時(shí)鐘信號中CK的正沿觸發(fā)。DDR SDRAM必須按照一定的工作模式來完成初始化,完成初始化后才能進(jìn)入到讀寫過程。DDR SDRAM的控制流程如圖1所示。


      上一頁 1 2 3 下一頁

      關(guān)鍵詞: FPGA DDR 內(nèi)存條

      評論


      相關(guān)推薦

      技術(shù)專區(qū)

      關(guān)閉