在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

    
    
    <address id="vxupu"><td id="vxupu"></td></address>

      <pre id="vxupu"><small id="vxupu"></small></pre>
      <dfn id="vxupu"></dfn>
      <div id="vxupu"><small id="vxupu"></small></div>
    1. 新聞中心

      EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > FPGA的功耗概念與低功耗設(shè)計(jì)研究

      FPGA的功耗概念與低功耗設(shè)計(jì)研究

      作者: 時間:2010-07-06 來源:網(wǎng)絡(luò) 收藏
      (2) 更低的內(nèi)核電壓

      本文引用地址:http://www.biyoush.com/article/191659.htm

        IGLOO的內(nèi)核可以支持1.2 V或1.5 V供電,1.2 V的內(nèi)核電壓比1.5 V的內(nèi)核電壓可以節(jié)省36%的動態(tài)??捎墒剑?)推導(dǎo)出來,動態(tài)與內(nèi)核電壓的平方成正比,所以1.2 V的IGLOO系統(tǒng)比1.5 V內(nèi)核電壓的系統(tǒng)可以節(jié)省更多的。

      (3) 低功耗的Flash*Freeze模式

        IGLOO具有一種獨(dú)特的Flash*Freeze模式。在這種模式下可以讓進(jìn)入睡眠狀態(tài)。在這種模式下最低的功耗可達(dá)2 μW(IGLOO的Nano系列),并且能夠保存RAM和寄存器的狀態(tài)。進(jìn)入和退出這種模式只需要通過的Flash*Freeze引腳控制即可,進(jìn)入和退出只需要1 μs,非常方便。

      (4) 具有低功耗布局布線工具

        Actel提供免費(fèi)的開發(fā)環(huán)境——Libero,并充分考慮了低功耗的設(shè)計(jì),在軟件中增加了功耗驅(qū)動的布局布線。在該方式的驅(qū)動下,軟件自動以最低功耗的方式來布局并走線,類似于PCB繪制時的布局與走線。其中影響最大的是時鐘的走線,因?yàn)樵诖蟛糠值脑O(shè)計(jì)中時鐘對功耗起了關(guān)鍵性的影響。經(jīng)過功耗驅(qū)動的布局布線以后,時鐘走線變得更有規(guī)則,連線也盡量短,從而大大降低了功耗,通過該方式最多可以節(jié)省30%的功耗。

        另外,在Libero軟件內(nèi)部集成的Modelsim仿真軟件中,提供了功率估算工具。它用于分析實(shí)際器件利用率,并結(jié)合實(shí)際的適配后仿真數(shù)據(jù),給出實(shí)際功耗數(shù)據(jù),可以在完全不接觸芯片的情況下分析設(shè)計(jì)改變對總功耗的影響。

      3 小結(jié)

        通過上面的分析,了解了功率損耗的相關(guān)原理和影響功耗的相關(guān)因素。設(shè)計(jì)者通過優(yōu)化自己的設(shè)計(jì)和注意某些具體情況,可以在FPGA設(shè)計(jì)中實(shí)現(xiàn)低功耗。通過一款具體的FPGA產(chǎn)品了解其低功耗的解決方式,為設(shè)計(jì)提供了指導(dǎo)。FPGA均可在相應(yīng)的操作環(huán)境下進(jìn)行仿真,從而了解功耗的具體使用情況,針對相應(yīng)的情況進(jìn)行修改。另外,還可采用優(yōu)化的算法來減少多余和無意義的開關(guān)活動,來實(shí)現(xiàn)低功耗的解決方案。

      參考文獻(xiàn)

      [1] Degalahal Vijay, Tuan Tim. Methodology for High Level Estimation of FPGA Power Consumption: Proceedings of the 2005 conference on Asia South Pacific design automation[C], 2005.

      [2] 王誠,等.Altera FPGA/CPLD設(shè)計(jì)基礎(chǔ)篇 [M].北京:人民郵電出版社,2005.

      [3] 熊磊.FPGA設(shè)計(jì)中功率損耗的研究[J].信息技術(shù),2008(10):82.

      [4] Yang Arthur.降低FPGA功耗的設(shè)計(jì)技巧和ISE功能分析工具[OL].[2009531].

      [5] 劉明章.基于FPGA的嵌入式系統(tǒng)設(shè)計(jì)[M].北京:國防工業(yè)大學(xué)出版社,2007:26.

      [6] 周立功.最低功耗的高門密度可重編程FPGA解決方案[EB/OL].[20091027].


      上一頁 1 2 3 下一頁

      評論


      相關(guān)推薦

      技術(shù)專區(qū)

      關(guān)閉