在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<abbr id="27omo"></abbr>

<menu id="27omo"><dl id="27omo"></dl></menu>
    • <label id="27omo"><tt id="27omo"></tt></label>

      新聞中心

      EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的DDC的設(shè)計

      基于FPGA的DDC的設(shè)計

      作者: 時間:2010-09-25 來源:網(wǎng)絡(luò) 收藏

      2 的系統(tǒng)仿真
      通過VHDL語言編寫NCO模塊,其在Modelsim中的仿真如圖4所示。

      6e.JPG

      6f.JPG
      其中:clk為基準(zhǔn)時鐘信號;i和q分別為sin、cos兩路載波輸出;carr clock為載波周期時鐘,用來記錄載波周期個數(shù);load p為裝載初始相位有效信號;p_init為初始相位值;fctrl為頻率控制字。本設(shè)計用的是全局時鐘作為工作時鐘,所以雖然載波NCO的輸出不是一個方波,但對整體設(shè)計沒什么影響,本地載波在一個周期內(nèi)有4個相位,輸出為系統(tǒng)時鐘的分頻信號。
      圖5是數(shù)字混頻器仿真圖,其中,sample in為接收到的信號,本文中用偽隨機(jī)碼;sin in、cos in為輸入的兩路載波信號;i out、q out為輸出結(jié)果。

      6g.JPG

      3 結(jié)論
      本文所設(shè)計的簡單系統(tǒng)可以完成基本的下變頻功能,適用于各種需要進(jìn)行下變頻的場合。并可免去使用專業(yè)芯片的麻煩,有效實現(xiàn)所期望的功能。程序設(shè)計和實驗表明,將接收進(jìn)來的經(jīng)過采樣量化的數(shù)字中頻信號進(jìn)行數(shù)字式下變頻在單片中完成是完全可行的。


      上一頁 1 2 下一頁

      關(guān)鍵詞: FPGA DDC

      評論


      相關(guān)推薦

      技術(shù)專區(qū)

      關(guān)閉