在线看毛片网站电影-亚洲国产欧美日韩精品一区二区三区,国产欧美乱夫不卡无乱码,国产精品欧美久久久天天影视,精品一区二区三区视频在线观看,亚洲国产精品人成乱码天天看,日韩久久久一区,91精品国产91免费

<menu id="6qfwx"><li id="6qfwx"></li></menu>
    1. <menu id="6qfwx"><dl id="6qfwx"></dl></menu>

      <label id="6qfwx"><ol id="6qfwx"></ol></label><menu id="6qfwx"></menu><object id="6qfwx"><strike id="6qfwx"><noscript id="6qfwx"></noscript></strike></object>
        1. <center id="6qfwx"><dl id="6qfwx"></dl></center>

            新聞中心

            EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > FIR濾波器的FPGA實現(xiàn)方法

            FIR濾波器的FPGA實現(xiàn)方法

            作者: 時間:2011-02-12 來源:網(wǎng)絡(luò) 收藏

            在數(shù)字信號處理系統(tǒng)中,有限脈沖響應(yīng)(finite impulse response,)數(shù)字是一個非常重要的基本單元。近年來,由于具有高速度、高集成度和高可靠性的特點而得到快速發(fā)展。隨著現(xiàn)代數(shù)字通信系統(tǒng)對于高精度、高處理速度的需求,越來越多的研究轉(zhuǎn)向采用來實現(xiàn)。而對于要充分考慮其資源與運行速度的合理優(yōu)化,各種不同的FIR濾波結(jié)構(gòu)各具優(yōu)缺點,在了解各種結(jié)構(gòu)優(yōu)
            缺點后才能更好地選擇合適結(jié)構(gòu)來實現(xiàn)FIR濾波。

            1 FIR數(shù)字濾波器
            FIR數(shù)字濾波器由有限個采樣值組成,設(shè)計中在滿足幅值特性時,還能保證精確、嚴(yán)格的相位特性,因此在信號處理等領(lǐng)域得到廣泛的應(yīng)用。
            對于FIR濾波器,其輸出y(n)表示為如下形式:

            式中:N為濾波器的階數(shù)(或抽頭數(shù));x(i)表示第i時刻的輸入樣本;h(i)為FIR濾波器的第i級抽頭系數(shù)。
            由于FIR濾波器的沖擊響應(yīng)為一個有限序列,其系統(tǒng)函數(shù)可表示為:

            FIR濾波器的基本結(jié)構(gòu)如圖1所示。FIR濾波器只在原點處存在極點,所以這使得FIR濾波器具有全局穩(wěn)定性。同時FIR濾波器滿足線性相位條件,其沖擊響應(yīng)序列為實數(shù)且滿足奇對稱或偶對稱條件,即:

            本文引用地址:http://www.biyoush.com/article/191366.htm



            2
            運用來實現(xiàn)FIR數(shù)字濾波器的結(jié)構(gòu)多種多樣,但是主要有以下幾類:串行結(jié)構(gòu)、并行結(jié)構(gòu)、轉(zhuǎn)置型結(jié)構(gòu)、基于FFT算法結(jié)構(gòu)、分布式結(jié)構(gòu)。其他類型的FIR濾波器結(jié)構(gòu)都可以由以上幾種結(jié)構(gòu)衍生而來。
            2.1 串行結(jié)構(gòu)
            由表達式(1)可知,F(xiàn)IR濾波器實質(zhì)是做一個乘累加運算,其濾波器的階數(shù)決定了一次乘累加的次數(shù),其串行結(jié)構(gòu)如圖2所示。


            串行結(jié)構(gòu)的FIR濾波器結(jié)構(gòu)簡單,硬件資源占用少,只需要復(fù)用1個乘法器和1個加法器,所以成本較低。但是,這種結(jié)構(gòu)的FIR濾波器要經(jīng)過多個時鐘周期才有輸出,同時,內(nèi)部時鐘周期還受到乘法器運算速度的影響,所以該結(jié)構(gòu)的FIR濾波器處理速度慢,只適用于濾波階數(shù)較低且處理速度要求低的系統(tǒng)。
            2.2 并行結(jié)構(gòu)
            將串行結(jié)構(gòu)的FIR濾波器展開就可以得到并行結(jié)構(gòu)的FIR濾波器,并行FIR濾波器結(jié)構(gòu)又稱作直接型FIR濾波器結(jié)構(gòu),這種結(jié)構(gòu)是直接根據(jù)圖1的濾波器結(jié)構(gòu),用多個乘法器和加法器并行實現(xiàn)。通??紤]到其濾波器系數(shù)的對稱性,先對輸入值進行加法運算,再進行乘法運算,最后累加輸出,以此來減少乘法器的個數(shù),其結(jié)構(gòu)如圖3所示。


            并行結(jié)構(gòu)的FIR濾波器在1個周期內(nèi)可以完成1次濾波,運行速度快,雖然利用濾波系數(shù)對稱性,但仍要占用大量的乘法器和加法器,特別對于濾波階數(shù)高的濾波器,其資源占用較多,如對于256階的濾波器,其需要128個乘法器來實現(xiàn)。為提高濾波器速度,常引入流水線結(jié)構(gòu),即在每次加法或者乘法運算后加入1個寄存器存儲數(shù)據(jù),使得濾波器可以運行在更高的頻率上。


            上一頁 1 2 3 4 下一頁

            關(guān)鍵詞: FPGA FIR 濾波器 實現(xiàn)方法

            評論


            相關(guān)推薦

            技術(shù)專區(qū)

            關(guān)閉