第二代串行 RapidIO 和低成本、低功耗的 FPGA
隨著諸如無線、有線和醫(yī)療/圖像處理應用的帶寬需求不斷提高,設計師們必須依賴必要的工具集來獲得其所需的實時信號處理功能。在無線領域,例如現有的3G 網絡覆蓋,如HSPA+和EV-DO(即3G+)以及現在新興的4G部署,主要的關注焦點在于數據吞吐量和回傳的要求。它們要能夠支持迅速增長的用戶群,以及使用這些技術實現的無數視頻和數據應用。因此就需要高速處理能力,以及同樣重要的高度可靠、高吞吐量和低延遲的接口協議,來支持這些應用中所必需的各種DSP(DSP farm)、協同處理和橋接應用的需要。并且與大多數系統相同,成本和功耗也同樣非常重要。DSP和網絡處理單元(NPU)器件,加上支持第二代串行RapidIO(SRIO)的低成本、低功耗FPGA,可以為滿足這些挑戰(zhàn)提供一個理想的平臺。
本文引用地址:http://www.biyoush.com/article/191218.htm第二代SRIO
RapidIO規(guī)范是為各種終端定義的一種基于分組的技術,它最初是用于連接其他終端的數據包和交換的處理。如圖1所示,該協議棧是一個三層協議規(guī)范,分為物理層協議、數據包傳輸(路由)層協議,以及邏輯層中的多種傳輸類型。
圖1 RapidIO協議棧
總體來看,第二代規(guī)范主要增加了對5/6Gb/s串行數據速率(SERDES)和用于高速串行通道的2x線路配置(與之前v1.3版本規(guī)范中僅支持1x/4x相比)的支持。正如前文所述,重點是在不犧牲設計的成本或功耗預算的情況下,提高性能,因此本文的重點在于介紹第二代規(guī)范的2x功能。這是一個關鍵的增強功能,因為在許多情況下,系統需要比一條3.125Gb/s線路提供更大的吞吐量,但是使用4x 線路配置又顯得多余了。這就是現在2x SERDES 線路配置可以提供的一個有效解決方案,讓設計人員選擇仍然使用一個低成本、低功耗的FPGA解決方案,例如Lattice ECP3,并且還能支持大多數的應用高達4x的線路配置,速率高達3.125Gb/s。
FPGA的可編程性和靈活性在邏輯層發(fā)揮了很大的作用,可以實現多種通信技術。如圖1所示,有4種數據傳輸協議。它們是直接I/O訪問、消息傳遞、GSM和數據流。邏輯層可以進行定制,這取決于系統架構/要求,以確定SRIO終端如何進行數據交換。圖1顯示了RapidIO規(guī)范表示的協議棧。
圖2顯示了如何使用低成本的可編程平臺來實現協議棧。物理層和傳輸層使用標準的軟IP核實現,但邏輯層還剩下許多可供用戶定制的特性,以滿足特定的設計要求。
圖2 FPGA實現示例
評論